一种显示面板、驱动方法以及显示装置与流程

专利2022-05-10  6



1.本发明实施例涉及显示技术领域,尤其涉及一种显示面板、驱动方法以及显示装置。


背景技术:

2.近年来,液晶显示设备在诸多领域都有着广泛的应用,并继续呈现着快速的增长趋势。通常,液晶显示设备主要是由两片玻璃基板以及位于两玻璃基板之间的各向异性的液晶层组成,每个子像素中包括液晶以及用于驱动液晶发生偏转的像素电极和公共电极。液晶面板的驱动过程为子像素的显示信号加载在像素电极上,公共电压信号加载在参考电极上,从而形成电场控制液晶偏转,子像素实现驱动点亮,在宏观上显示面板实现图像信号扫描与显示。
3.然而,由于现有液晶面板同一行子像素在扫描驱动显示时,当局部区域显示同一颜色的子像素,此同一颜色的子像素输入的显示信号的极性均相同时,公共电压信号会受到扰动,导致公共信号被整体拉高或拉低,影响了同一行其他子像素的准确显示,如造成水平方向(行方向)的串扰(行方向的子像素的亮度发生变化),尤其是局部区域两种颜色的子像素同时显示时,这种串扰现象会更加严重,导致显示效果下降。


技术实现要素:

4.本发明提供一种显示面板、驱动方法以及显示装置,以在任意一行子像素扫描驱动时,保证相同颜色相邻的两个子像素的显示信号极性能够有效抵消,避免显示信号极性引起的水平方向的串扰,改善显示效果。
5.第一方面,本发明实施例提供了一种显示面板的驱动方法,所述显示面板包括分别沿行方向和列方向依次排列的多个子像素;同一行的至少部分所述子像素的颜色相同,至少部分所述子像素的颜色不同;
6.所述驱动方法包括:
7.在任意一行需要点亮的所述子像素中,至少部分相邻两个相同颜色的所述子像素同时输入显示信号,且输入的所述显示信号的极性不同。
8.第二方面,本发明实施例还提供了一种显示面板,包括分别沿行方向和列方向依次排列的多个子像素;同一行的至少部分所述子像素的颜色相同,至少部分所述子像素的颜色不同;
9.在任意一行需要点亮的所述子像素中,至少部分相邻两个相同颜色的所述子像素同时输入显示信号,且输入的所述显示信号的极性不同。
10.第三方面,本发明实施例还提供了一种显示装置,包括如第二方面所述的显示面板。
11.本发明实施例中,通过在显示面板设置包括分别沿行方向和列方向依次排列的多个子像素,同一行的至少部分子像素颜色相同,且至少部分子像素的颜色不同,在驱动时在
任意一行需要点亮的子像素中,向至少部分相邻两个相同颜色的子像素同时输入显示信号,且输入的显示信号的极性不同,实现了任意一行相邻两个相同颜色的子像素可以输入极性不同的显示信号,从而能够平衡该行公共电压信号受到的扰动,避免影响同一行其他子像素的准确显示。而本发明实施例还设置相邻两个相同颜色的子像素同时输入两种极性的显示信号,保证了在显示面板任意的画面显示情况下,均能实现相邻两个颜色相同的子像素能够同步点亮,根据极性不同的显示信号有效抵消对子像素公共电压信号产生的影响,有效解决显示面板水平方向的串扰问题。
附图说明
12.图1为现有技术中显示面板子像素内电路结构的等效电路图;
13.图2是本发明实施例提供的一种显示面板像素驱动示意图;
14.图3是图2所示显示面板现有的一种时序控制信号的时序图;
15.图4是本发明实施例提供的一种显示面板结构示意图;
16.图5是图4所示显示面板的时序控制信号时序图;
17.图6是本发明实施例提供的另一种显示面板的结构示意图;
18.图7是图6所示显示面板的时序控制信号时序图;
19.图8是本发明实施例提供的又一种显示面板的结构示意图;
20.图9是图8所示显示面板的时序控制信号时序图;
21.图10是本发明实施例提供的又一种显示面板的结构示意图;
22.图11是图10所示显示面板的时序控制信号时序图;
23.图12是本发明实施例提供的又一种显示面板的结构示意图;
24.图13是图12所示显示面板的一种时序控制信号时序图;
25.图14是图12所示显示面板的另一种时序控制信号时序图;
26.图15是图12所示显示面板的又一种时序控制信号时序图;
27.图16是本发明实施例提供的一种显示装置的结构示意图。
具体实施方式
28.下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
29.图1为现有技术中显示面板子像素内电路结构的等效电路图,参考图1,数据线(用data表示)通过晶体管与像素电极(用标记为p的黑点表示像素电极)电连接,像素电极p与公共电极(用vcom表示)之间的电容主要包括:clc表示的液晶的电容,cst表示的存储电容,在数据线上的显示信号的极性发生突变时,相应地像素电极p的信号也会发生突变,在电容(clc和cst)两端的压差保持不变时,会对公共电极上的公共信号造成影响。可以理解,显示面板由多行和多列依次排布的子像素组成,当局部区域点亮的相同颜色的子像素写入的显示信号极性均相同时,会使得这种影响放大,导致公共信号的拉高或拉低。此时,此局部区域周围被点亮的子像素会因为公共信号的拉高或拉低而改变原本的显示亮度,造成显示亮度不准,造成显示面板水平方向的串扰。
30.图2是本发明实施例提供的一种显示面板像素驱动示意图,参考图2,该显示面板中包括红绿蓝白四种颜色子像素10,且按照该四种颜色的顺序在行方向上依次周期排列。而同时,该显示面板中同一行相邻的八个子像素10一一对应连接八条数据线20组成一组,由两条数据总线40和两个多路选择器30(图中两个虚线框的结构)控制输出,每个多路选择器30对应连接四条数据线20,且每条数据线对应由一时序控制信号ckh控制多路选择器30选通数据线20。以图中第一行为例,其中包括红、绿、蓝、白、红、绿、蓝、白八个子像素,每个子像素10由数据线提供正极性或正极性显示信号source,简称s 或s

。如图2所示,分别由“ ”号表示子像素输入正极性显示信号,由
“‑”
号表示子像素输入负极性显示信号。
31.图3是图2所示显示面板现有的一种时序控制信号的时序图,表1是图2所示显示面板第一行的控制逻辑和极性分析表格,其中p1

p8表示显示面板第一行的八个子像素。下面以第一行的该八个子像素为例,对现有技术的驱动过程进行介绍。首先,两个多路选择器30共包括八个开关元件t1

t8,分别对应由时序控制信号ckh1

ckh8控制选通。开关元件均为n型晶体管,根据图3可以获知,时序控制信号ckh1和ckh5同步开启对应的开关元件t1和t5,时序控制信号ckh2和ckh6同步开启对应的开关元件t2和t6,时序控制信号ckh3和ckh7同步开启对应的开关元件t3和t7,时序控制信号ckh4和ckh8同步开启对应的开关元件t4和t8。而由表格1可以看出,时序控制信号ckh1和ckh5同步开启时,位于第一行的红色子像素p1和绿色子像素p2同步驱动点亮,显示信号极性相反;时序控制信号ckh2和ckh6同步开启时,位于第一行的蓝色子像素p3和白色子像素p4同步驱动点亮,显示信号极性相反;时序控制信号ckh3和ckh7同步开启时,位于第一行的绿色子像素p6和红色子像素p5同步驱动点亮,显示信号极性相反;时序控制信号ckh4和ckh8同步开启时,位于第一行的白色子像素p8和蓝色子像素p7同步驱动点亮,显示信号极性相反。
32.表1
[0033] ckh1ckh2ckh3ckh4ckh5ckh6ckh7ckh8s p1/rp3/bp6/gp8/w
ꢀꢀꢀꢀ
s-
ꢀꢀꢀꢀ
p2/gp4/wp5/rp7/b
[0034]
然而,上述的像素驱动方法尽管实现了在一组的八个子像素中成对点亮,并且点亮的两个子像素的显示信号极性相反,理论上可以实现显示信号极性的相互抵消,从而避免同一行的子像素极性均相同导致的水平方向的串扰的问题。但是,上述像素驱动过程中由于成对点亮的两个子像素的颜色并不相同,可以理解,当该显示面板仅显示某一种颜色,即仅点亮某一种颜色的子像素时,采用上述的驱动方式,与其成对的另一颜色的子像素并不用点亮,因而无法与该颜色的子像素实现显示信号极性抵消,因而同样会带来串扰的问题。举例而言,当显示面板的中间区域需要显示红色时,对应红色子像素需要点亮,即时序控制信号ckh1和时序控制信号ckh7依次开启开关元件t1和t7,从而点亮红色子像素p1和p5。该两个红色子像素p1和p5尽管显示信号极性相反,但由于并非同时开启,因此无法实现极性相互抵消。而与红色子像素p1成对的绿色子像素p2此时无需驱动点亮,因而也无法与红色子像素p1极性抵消。与红色子像素p5成对的绿色子像素p6此时也无需驱动点亮,因而也无法与红色子像素p5极性抵消。在该行的边缘区域,即会依次受到红色子像素p1的正极性显示信号和红色子像素p5的负极性显示信号引起水平方向串扰问题。
[0035]
需要说明的是,上述仅对第一行成组的八个子像素进行了驱动分析,参考图示的
电路结构和驱动时序,本领域技术人员可知其他行成组的子像素同样存在相同的问题,此处不再赘述。
[0036]
基于上述技术问题,本发明实施例提供了一种显示面板以及相对应的驱动方法,该显示面板包括分别沿行方向和列方向依次排列的多个子像素;同一行的至少部分子像素的颜色相同,至少部分子像素的颜色不同。针对该显示面板,本发明实施例提供了相应的驱动方法,即本发明实施例提供的显示面板采用该显示面板驱动方法进行驱动。该驱动方法包括:在任意一行需要点亮的子像素中,至少部分相邻两个相同颜色的子像素同时输入显示信号,且输入的显示信号的极性不同。
[0037]
本发明实施例中,通过在显示面板设置包括分别沿行方向和列方向依次排列的多个子像素,同一行的至少部分子像素颜色相同,且至少部分子像素的颜色不同,在驱动时在任意一行需要点亮的子像素中,向至少部分相邻两个相同颜色的子像素同时输入显示信号,且输入的显示信号的极性不同,实现了任意一行相邻两个相同颜色的子像素可以输入极性不同的显示信号,从而能够平衡该行公共电压信号受到的扰动,避免影响同一行其他子像素的准确显示。而本发明实施例还设置相邻两个相同颜色的子像素同时输入两种极性的显示信号,保证了在显示面板任意的画面显示情况下,均能实现相邻两个颜色相同的子像素能够同步点亮,根据极性不同的显示信号有效抵消对子像素公共电压信号产生的影响,有效解决显示面板水平方向的串扰问题。
[0038]
以上是本发明提供的显示面板及驱动方法的核心思想,下面将结合本发明实施例中的附图,对上述实施例中的技术方案进行清楚、完整地描述。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下,所获得的所有其他实施例,都属于本发明保护的范围。
[0039]
图4是本发明实施例提供的一种显示面板结构示意图,参考图4,该显示面板包括分别沿行方向和列方向依次排列的多个子像素10;同一行的至少部分子像素10的颜色相同,至少部分子像素10的颜色不同;在任意一行需要点亮的子像素10中,相邻两个相同颜色的子像素10同时输入显示信号,且输入的显示信号的极性不同。图5是图4所示显示面板的时序控制信号时序图,表2是图4所示显示面板第一行的控制逻辑和极性分析表格,其中,p1

p8表示显示面板第一行的八个子像素。参考图4、图5和表2,具体地,以显示面板的第一行子像素为例,时序控制信号ckh1控制开关元件t1和t5同时导通或关断,正极性显示信号s 和负极性显示信号s

同步分别输入至红色子像素p1和p5;时序控制信号ckh2控制开关元件t2和t6同时导通或关断,负极性显示信号s2

和正极性显示信号s2 同步分别输入至绿色子像素p2和p6;时序控制信号ckh3控制开关元件t3和t7同时导通或关断,正极性显示信号s3 和负极性显示信号s3

同步分别输入至蓝色子像素p3和p7;时序控制信号ckh4控制开关元件t4和t8同时导通或关断,负极性显示信号s4

和正极性显示信号s4 同步分别输入至白色子像素p4和p8。
[0040]
表2
[0041] ckh1ckh2ckh3ckh4s p1/rp6/gp3/bp8/ws-p5/rp2/gp7/bp4/w
[0042]
显然,该驱动方案实现了相邻两个相同颜色的子像素同步输入极性相反的显示信
号,该两个相同颜色的子像素相反极性的显示信号能够有效抵消对公共电压信号产生的影响,有效解决显示面板水平方向的串扰问题。而且,可以理解,无论该显示面板显示何种颜色的画面,例如单红色画面、单绿色画面、单蓝色画面或者红绿调和画面、红蓝调和画面和绿蓝调和画面,每种颜色的子像素均能实现与另一相邻的相同颜色的子像素显示信号极性抵消,因而不会存在子像素显示信号极性相同而引起行方向串扰问题。
[0043]
可以理解,为了方便示意本发明实施例的显示面板驱动的原理,图4和图5所示的显示面板及驱动方案相对较简单,在实际显示面板的应用场景下,显示面板的子像素排布方案、驱动电路方案等需要基于不同的考量进行设计,本发明所示的显示面板及驱动方案仅为本发明的一种示例,并不用于限定本发明的方案。
[0044]
本发明实施例提供的显示面板中,可选位于同一行的多个子像素中,至少一种颜色的子像素分为两组子像素,两组子像素中的子像素输入的显示信号的极性不同,两组子像素中的子像素颜色和数量相同,两组子像素中的子像素一一对应同时输入显示信号。
[0045]
继续以图4所示显示面板结构为例,位于同一行的多个子像素10中,相同颜色的子像素10分为两组子像素,两组子像素中的子像素10输入的显示信号的极性不同,图中分别以不同填充表示子像素10属于不同组,同一行中,相同颜色的两个子像素10分别由数据线20提供正极性显示信号和负极性显示信号,图中以“ ”和“—”表示。两组子像素中的子像素10颜色和数量相同,两组子像素中的子像素10一一对应同时输入显示信号。
[0046]
可以理解,由于两组子像素的数量相同,因此,任意一行的任意一个的子像素10,存在颜色相同且相对应的一个子像素10与其同步输入极性相反的显示信号,该两个子像素10能够在任意显示画面下实现同步极性抵消。对于显示面板的任意一行而言,其子像素的显示信号两两抵消,有效解决了显示面板中子像素显示信号极性相同引起的水平方向串扰问题。
[0047]
在本发明的其他实施例中,可能存在其他类型的像素排布结构设计,使得相同颜色的子像素中输入正极性显示信号的子像素与输入负极性显示信号的子像素不能一一对应的情况,也即,位于同一行的多个子像素中,任意一种颜色的子像素可分为两组子像素,该两组子像素中的子像素输入的显示信号的极性不同,两组子像素中的子像素的颜色相同,但数量不相等。对于此种显示面板,本发明实施例同样提供了相应的驱动方法,具体可包括设置数量较少的一组中的子像素与数量较多的一组中的部分子像素一一对应同时输入显示信号。
[0048]
图6是本发明实施例提供的另一种显示面板的结构示意图,参考图6,该显示面板中,位于同一行的多个子像素10中,任意一种颜色的子像素10可分为两组子像素,该两组子像素中的子像素10输入的显示信号的极性不同,两组子像素中的子像素10的颜色相同,数量不相等。图中同样分别以不同填充表示子像素10属于不同组,不同组的子像素10分别由数据线20提供正极性显示信号和负极性显示信号,图中以“ ”和“—”表示。
[0049]
图7是图6所示显示面板的时序控制信号时序图,表3是图6所示显示面板第一行的控制逻辑和极性分析表格,其中,p1

p12表示显示面板第一行的十二个子像素。参考图6、图7和表3,以红色子像素为例,对于第一行的三个红色子像素p1、p5和p9,其均由ckh1控制同步输入显示信号。而p1和p9属于同一组,p5属于另一组。此时,通过向p1和p9输入正极性显示信号,且同步向p5输入负极性显示信号,可使得负极性的红色子像素p5对应一个正极性
的红色子像素实现极性抵消。参考表3即可知,该行的其他颜色子像素驱动过程类似,此处不再赘述。因此,对于显示面板的任意一行而言,其中的部分子像素的显示信号可以实现两两抵消,能够有效减少显示面板中显示极性相同的子像素数量,因而不会存在大量子像素显示信号极性相同而引起行方向串扰问题。
[0050]
表3
[0051] ckh1ckh2ckh3ckh4s p1/p9/rp6/gp3/p11/bp8/ws-p5/rp2/p10/gp7/bp4/p12/w
[0052]
针对不同的驱动电路结构,本发明实施例还提供了其他的显示面板及其驱动方法。在本发明的另一实施例中,可选显示面板还包括多条数据总线、多个多路选择器以及沿行方向排列且沿列方向延伸的多条数据线;每条数据总线与一个多路选择器的输入端电连接,每个多路选择器的多个输出端分别连接一条数据线,每条数据线与每一行的其中一个子像素电连接。
[0053]
显示面板还包括分别沿行方向和列方向依次排列的多个像素驱动最小重复单元,像素驱动最小重复单元至少包括沿一行依次排列的多个子像素;像素驱动最小重复单元中,同一行的至少部分子像素的颜色相同,至少部分子像素的颜色不同。
[0054]
像素驱动最小重复单元包括至少两个子像素组,同一行中颜色相同的子像素分别属于不同的子像素组;每个子像素组对应一条数据总线,且同一子像素组中的子像素通过数据线和多路选择器与数据总线电连接。
[0055]
基于上述的显示面板,本发明实施例提供了该显示面板所采用的驱动方法,其中包括:多路选择器分时打开不同的显示信号传输通道,数据总线输入的显示信号通过多路选择器分时输入至对应连接的各数据线中,再通过数据线将显示信号输入至各子像素中,以使同一像素驱动最小重复单元中,位于同一行且具有相同颜色的至少部分子像素同时输入显示信号,且输入的显示信号的极性不同。
[0056]
可以理解,将显示面板中的子像素划分为多个像素驱动最小重复单元,对应该像素驱动最小重复单元配置数据线、多路选择器和数据总线,能够保证不同的像素驱动最小重复单元均采用相同的驱动方式进行驱动,从驱动电路的设计上,能够简化驱动芯片的驱动时序,也有利于减少数据总线的数量,降低面板扇出区的布线难度。此外,本实施例中以像素驱动最小重复单元为单位,将像素驱动最小重复单元中的子像素划分为至少两个子像素组,两个子像素组对应的子像素分别由两条数据总线提供显示信号,且两条数据总线提供的显示信号极性相反,从而能够通过多路选择器在任意时刻控制导通数据总线与连接任意一个子像素的显示信号传输通道,从结构基础上为相邻的相同颜色的两个子像素同时提供不同极性的显示信号提供了可能。而本实施例根据该显示面板的像素及驱动电路结构,设计相应的驱动时序,利用多路选择器分时将数据总线输入的显示信号输入至各子像素中,使得位于同一行且具有相同颜色的至少部分子像素同时输入显示信号,且输入的显示信号的极性不同,保证了相同颜色的子像素能够同时输入极性相反的显示信号,从而有效抵消对公共电压信号产生的影响,有效解决显示面板水平方向的串扰问题。
[0057]
下面同样以具体附图示例,对上述的可划分为多个像素驱动最小重复单元的显示面板的像素排布、驱动电路及驱动过程进行介绍。图8是本发明实施例提供的又一种显示面
板的结构示意图,参考图8,该显示面板包括分别沿行方向和列方向依次排列的多个子像素10;同一行的至少部分子像素10的颜色相同,至少部分子像素10的颜色不同;该显示面板还包括多条数据总线40、多个多路选择器30以及沿行方向排列且沿列方向延伸的多条数据线;每条数据总线40与一个多路选择器30的输入端电连接,每个多路选择器30的多个输出端分别连接一条数据线,每条数据线与每一行的其中一个子像素10电连接。
[0058]
显示面板还包括分别沿行方向和列方向依次排列的多个像素驱动最小重复单元100,像素驱动最小重复单元100至少包括沿一行依次排列的多个子像素10;像素驱动最小重复单元100中,同一行的至少部分子像素10的颜色相同,至少部分子像素10的颜色不同。
[0059]
像素驱动最小重复单元100包括至少两个子像素组110,同一行中颜色相同的子像素10分别属于不同的子像素组110;每个子像素组110对应一条数据总线40,且同一子像素组110中的子像素10通过数据线和多路选择器30与数据总线40电连接。
[0060]
基于上述的显示面板,本发明实施例提供了该显示面板所采用的驱动方法,其中包括:多路选择器30分时打开不同的显示信号传输通道,数据总线40输入的显示信号通过多路选择器30分时输入至对应连接的各数据线中,再通过数据线将显示信号输入至各子像素10中,以使同一像素驱动最小重复单元100中,位于同一行且具有相同颜色的至少部分子像素10同时输入显示信号,且输入的显示信号的极性不同。
[0061]
在如图8所示的实施例中,该像素驱动最小重复单元100包括第一子像素组111和第二子像素组112,数据总线40包括第一数据总线41和第二数据总线42,多路选择器30包括第一多路选择器31和第二多路选择器32,第一子像素组111中的子像素10通过数据线和第一多路选择器31对应与第一数据总线41电连接,第二子像素组112中的子像素10通过数据线和第二多路选择器32对应与第二数据总线42电连接;第一子像素组111和第二子像素组112在同一行中均至少包括一个第一颜色子像素11、一个第二颜色子像素12和一个第三颜色子像素13。
[0062]
进一步地,像素驱动最小重复单元100在任意一行中依次包括第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5和第六子像素p6;第一子像素组111包括第一子像素p1、第三子像素p3和第五子像素p5,第二子像素组120包括第二子像素p2、第四子像素p4和第六子像素p6;第一子像素p1、第三子像素p3和第五子像素p5分别对应电连接第一数据线21、第二数据线22和第三数据线23;第二子像素p2、第四子像素p4和第六子像素p6分别对应电连接第四数据线24、第五数据线25和第六数据线26。
[0063]
第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5和第六子像素p6分别为第一颜色子像素11、第二颜色子像素12、第三颜色子像素13、第一颜色子像素11、第二颜色子像素12和第三颜色子像素13。
[0064]
基于此,本发明实施例针对该显示面板的驱动方法进行了细化。图9是图8所示显示面板的时序控制信号时序图,表4是图8所示显示面板第一行的控制逻辑和极性分析表格。首先需要说明的是,上述的第一颜色子像素11、第二颜色子像素12和第三颜色子像素13仅为颜色不同的三种子像素,该实施例中的显示面板包括红绿蓝三种颜色的子像素,由于像素驱动最小重复单元100中各行子像素的颜色排布均不同,因此,不同行中各子像素的颜色定义不同。以图8所示像素驱动最小重复单元100的第一行子像素为例,第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5和第六子像素p6的颜色顺序依次
为红绿蓝红绿蓝,即第一颜色子像素11为红色子像素,第二颜色子像素12为绿色子像素,第三颜色子像素13为蓝色子像素。对于第二行,第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5和第六子像素p6的颜色顺序依次为蓝绿红蓝绿红,则第一颜色子像素11为蓝色子像素,第二颜色子像素12为绿色子像素,第三颜色子像素13为红色子像素。
[0065]
表4
[0066]
panelckh1ckh2ckh3ckh4ckh5ckh6s p1/rp3/bp5/g
ꢀꢀꢀ
s-
ꢀꢀꢀ
p2/gp4/rp6/b
[0067]
此处均以第一行为例进行控制逻辑和极性分析,参考图8、图9和表4,对于任意一个像素驱动最小重复单元100的任意一行子像素10,驱动方法包括:
[0068]
s110、在第一时间段t1内,第一显示信号s1通过第一多路选择器31和数据线输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第二显示信号s2通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p4)中绿;其中,第一显示信号s1为第一数据总线41在第一时间段t1内输入的显示信号,第二显示信号s2为第二数据总线42在第一时间t1段内输入的显示信号,第一显示信号s1和第二显示信号s2的极性相反。
[0069]
该步骤中,第一显示信号s1实质是通过第一多路选择器31和第一数据线21输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第二显示信号s2实质是通过第二多路选择器32和第五数据线25输入至第二子像素组112中的第一颜色子像素11(红色子像素p4)中。
[0070]
该步骤实质为时序控制信号ckh1和ckh5同步控制对应的发光元件t1和t5开启的过程。其中,第一显示信号s1由第一数据总线41提供,第二显示信号s2由第二数据总线42提供,第一显示信号s1为正极性显示信号s ,第二显示信号s2为负极性显示信号s

。在该第一时间段t1内,正极性显示信号s 和负极性显示信号s

同步分别输入至红色子像素p1和p4,此时,红色子像素p1和p4实现极性抵消。
[0071]
s120、在第二时间段t2内,第三显示信号s3通过第一多路选择器31和数据线输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第四显示信号s4通过第二多路选择器32和数据线输入至第二子像素组112中的第三颜色子像素13(蓝色子像素p6)中;其中,第三显示信号s3为第一数据总线41在第二时间段t2内输入的显示信号,第四显示信号s4为第二数据总线42在第二时间段t2内输入的显示信号,第三显示信号s3和第四显示信号s4的极性相反;
[0072]
该步骤中,第三显示信号s3实质是通过第一多路选择器31和第二数据线22输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第四显示信号s4实质是通过第二多路选择器32和第六数据线26输入至第二子像素组112中的第三颜色子像素13(蓝色子像素p6)中。
[0073]
该步骤实质为时序控制信号ckh2和ckh6同步控制对应的发光元件t2和t6开启的过程。其中,第三显示信号s3由第一数据总线41提供,第四显示信号s4由第二数据总线42提供,第三显示信号s3为正极性显示信号s ,第四显示信号s4为负极性显示信号s

。在该第二
时间段t2内,正极性显示信号s 和负极性显示信号s

同步分别输入至蓝色子像素p3和p6,此时,蓝色子像素p3和p6实现极性抵消。
[0074]
s130、在第三时间段t3内,第五显示信号s5通过第一多路选择器31和数据线输入至第一子像素组111中的第二颜色子像素12(绿色子像素p5)中,第六显示信号s6通过第二多路选择器32和数据线输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中;其中,第五显示信号s5为第一数据总线41在第三时间段t3内输入的显示信号,第六显示信号s6为第二数据总线42在第三时间段t3内输入的显示信号,第五显示信号s5和第六显示信号s6的极性相反。
[0075]
该步骤中,第五显示信号s5实质是通过第一多路选择器31和第三数据线23输入至第一子像素组111中的第二颜色子像素12(绿色子像素p5)中,第六显示信号s6实质是通过第二多路选择器32和第四数据线24输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中。
[0076]
该步骤实质为时序控制信号ckh3和ckh4同步控制对应的发光元件t3和t4开启的过程。其中,第五显示信号s5由第一数据总线41提供,第六显示信号s6由第二数据总线42提供,第五显示信号s5为正极性显示信号s ,第六显示信号s6为负极性显示信号s

。在该第三时间段t3内,负极性显示信号s

和正极性显示信号s1 同步分别输入至绿色子像素p2和p5,此时,绿色子像素p2和p5实现极性相互抵消。
[0077]
需要说明的是,如上实施例中仅以像素驱动最小重复单元的第一行为例进行解释,其同样适用于其他行的子像素。换言之,其他行子像素根据该时序控制信号同样能够实现相同颜色的子像素的相互极性抵消。区别仅在于,第一行中,在第一时间段内红色的两个子像素同步开启且极性相互抵消,在第二时间段内蓝色的两个子像素同步开启且极性相互抵消,在第三时间段内绿色的两个子像素同步开启且极性相互抵消。而在其他行中,在第一时间段、第二时间段内和第三时间段内,分别为另外一种颜色的两个子像素同步开启且极性相互抵消,示例性地,在第二行子像素中,第一时间段内为蓝色的两个子像素同步开启且极性相互抵消。
[0078]
综上可知,在像素驱动最小重复单元中的任意一行子像素的驱动过程中,相同颜色的两个子像素实现了同步开启,有效抵消对公共电压信号产生的影响。对于整个显示面板而言,每个像素驱动最小重复单元具有相同的驱动电路,采用相同的驱动时序进行驱动,因此每个像素驱动最小重复单元均能实现其中相同颜色两个子像素的极性抵消,从而有效解决了显示面板水平方向的串扰问题。
[0079]
需要说明的是,上述图9所示驱动时序中第一时间段t1、第二时间段t2和第三时间段t3分别对应步骤s110、s120和s130,而第一时间段t1、第二时间段t2和第三时间段t3仅仅表示时序上的三个不同的时间段,其先后本发明实施例并不限定。可以理解,以图9中的第一时间段t1为例,其可以位于第二时间段t2和第三时间段t3之间,也可以位于第三时间段t3之后,在该第一时间段t1内,相同颜色或不同颜色的子像素同步开启以及极性相互抵消的过程保持不变。同理,第二时间段t2和第二时间段t3也可以进行先后顺序的调节,其中子像素的极性抵消情况不变,此处不再赘述。
[0080]
图10是本发明实施例提供的又一种显示面板的结构示意图,参考图10,该显示面板中,像素驱动最小重复单元100包括第一子像素组111和第二子像素组112,数据总线40包
括第一数据总线41和第二数据总线42,多路选择器30包括第一多路选择器31和第二多路选择器32,第一子像素组111中的子像素10通过数据线和第一多路选择器31对应与第一数据总线41电连接,第二子像素组112中的子像素10通过数据线20和第二多路选择器32对应与第二数据总线42电连接。
[0081]
第一子像素组111和第二子像素组112在同一行中均至少包括一个第一颜色子像素11、一个第二颜色子像素12、一个第三颜色子像素13和一个第四颜色子像素14。
[0082]
进一步地,像素驱动最小重复单元100在任意一行中依次包括第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5、第六子像素p6、第七子像素p7和第八子像素p8;第一子像素组111包括第一子像素p1、第三子像素p3、第六子像素p6和第八子像素p8,第二子像素组112包括第二子像素p2、第四子像素p4、第五子像素p5和第七子像素p7。
[0083]
第一子像素p1、第三子像素p3、第六子像素p6和第八子像素p8分别电连接第一数据线21、第二数据线22、第三数据线23和第四数据线24;第二子像素p2、第四子像素p4、第五子像素p5和第七子像素p7分别电连接第五数据线25、第六数据线26、第七数据线27和第八数据线28。
[0084]
第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5、第六子像素p6、第七子像素p7和第八子像素p8分别为第一颜色子像素11、第二颜色子像素12、第三颜色子像素13、第四颜色子像素14、第一颜色子像素11、第二颜色子像素12、第三颜色子像素13和第四颜色子像素14。
[0085]
针对上述的显示面板,本发明实施例同样进行了驱动方案的细化。图11是图10所示显示面板的时序控制信号时序图,表5是图10所示显示面板第一行的控制逻辑和极性分析表格。同样可以理解,该显示面板的像素驱动最小重复单元中各行的颜色排布均不同,因此,每行子像素的颜色定义不同。以图10所示像素驱动最小重复单元100的第一行子像素为例,第一颜色子像素11为红色子像素,第二颜色子像素12为绿色子像素,第三颜色子像素13为蓝色子像素,第四颜色子像素14为白色子像素。
[0086]
表5
[0087] ckh1ckh2ckh3ckh4ckh5ckh6ckh7ckh8s p1/rp3/bp6/gp8/w
ꢀꢀꢀꢀ
s-
ꢀꢀꢀꢀ
p2/gp4/wp5/rp7/b
[0088]
参考图10、图11和表5,对于任意一个像素驱动最小重复单元100的任意一行子像素10,驱动方法包括:
[0089]
s110、在第一时间段t1内,第一显示信号s1通过第一多路选择器31和数据线输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第二显示信号s2通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中;其中,第一显示信号s1为第一数据总线41在第一时间段t1内输入的显示信号,第二显示信号s2为第二数据总线42在第一时间段t1内输入的显示信号,第一显示信号s1和第二显示信号s2的极性相反;
[0090]
该步骤中,第一显示信号s1实质是通过第一多路选择器31和第一数据线21输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第二显示信号s2实质是通过
第二多路选择器32和第七数据线27输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中。
[0091]
该步骤实质为时序控制信号ckh1和ckh7同步控制对应的发光元件t1和t7开启的过程。其中,第一显示信号s1由第一数据总线41提供,第二显示信号s2由第二数据总线42提供,第一显示信号s1为正极性显示信号s ,第二显示信号s2为负极性显示信号s

。在该第一时间段t1内,正极性显示信号s 和负极性显示信号s

同步分别输入至红色子像素p1和p5,此时,红色子像素p1和p5实现极性抵消。
[0092]
和/或,s120、在第二时间段t2内,第三显示信号s3通过第一多路选择器31和数据线输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第四显示信号s4通过第二多路选择器32和数据线输入至第二子像素组112中的第三颜色子像素13(蓝色子像素p7)中;其中,第三显示信号s3为第一数据总线41在第二时间段t2内输入的显示信号,第四显示信号s4为第二数据总线42在第二时间段t2内输入的显示信号,第三显示信号s3和第四显示信号s4的极性相反;
[0093]
该步骤中,第三显示信号s3实质是通过第一多路选择器31和第二数据线22输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第四显示信号s4实质是通过第二多路选择器32和第八数据线28输入至第二子像素组112中的第三颜色子像素13(蓝色子像素p7)中。
[0094]
该步骤实质为时序控制信号ckh2和ckh8同步控制对应的发光元件t2和t8开启的过程。其中,第三显示信号s3由第一数据总线41提供,第四显示信号s4由第二数据总线42提供,第三显示信号s3为正极性显示信号s ,第四显示信号s4为负极性显示信号s

。在该第二时间段t2内,正极性显示信号s 和负极性显示信号s

同步分别输入至蓝色子像素p3和p7,此时,蓝色子像素p3和p7实现极性抵消。
[0095]
和/或,s130、在第三时间段t3内,第五显示信号s5通过第一多路选择器31和数据线输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第六显示信号s6通过第二多路选择器32和数据线输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中;其中,第五显示信号s5为第一数据总线41在第三时间段t3内输入的显示信号,第六显示信号s6为第二数据总线42在第三时间段t3内输入的显示信号,第五显示信号s5和第六显示信号s6的极性相反。
[0096]
该步骤中,第五显示信号s5实质是通过第一多路选择器31和第三数据线23输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第六显示信号s6实质是通过第二多路选择器32和第五数据线25输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中。
[0097]
该步骤实质为时序控制信号ckh3和ckh5同步控制对应的发光元件t3和t5开启的过程。其中,第五显示信号s5由第一数据总线41提供,第六显示信号s6由第二数据总线42提供,第五显示信号s5为正极性显示信号s ,第六显示信号s6为负极性显示信号s

。在该第三时间段t3内,正极性显示信号s 和负极性显示信号s

同步分别输入至绿色子像素p6和p2,此时,绿色子像素p6和p2实现极性抵消。
[0098]
和/或,s140、在第四时间段t4内,第七显示信号s7通过第一多路选择器31和数据线输入至第一子像素组111中的第四颜色子像素14(白色子像素p8)中,第八显示信号s8通
过第二多路选择器32和数据线输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中;其中,第七显示信号s7为第一数据总线41在第四时间段t4内输入的显示信号,第八显示信号s8为第二数据总线42在第四时间段t4内输入的显示信号,第七显示信号s7和第八显示信号s8的极性相反。
[0099]
该步骤中,第七显示信号s7实质是通过第一多路选择器31和第四数据线24输入至第一子像素组111中的第四颜色子像素14中,第八显示信号s8实质是通过第二多路选择器32和第六数据线26输入至第二子像素组112中的第四颜色子像素14中。
[0100]
该步骤实质为时序控制信号ckh4和ckh6同步控制对应的发光元件t4和t6开启的过程。其中,第七显示信号s7由第一数据总线41提供,第八显示信号s8由第二数据总线42提供,第七显示信号s7为正极性显示信号s ,第八显示信号s8为负极性显示信号s

。在该第四时间段t4内,正极性显示信号s 和负极性显示信号s

同步分别输入至白色子像素p8和p4,此时,白色子像素p8和p4实现极性抵消。
[0101]
需要说明的是,上述图11所示驱动时序中第一时间段t1、第二时间段t2、第三时间段t3和第四时间段t4分别对应步骤s110、s120、s130和步骤s140,而第一时间段t1、第二时间段t2、第三时间段t3和第四时间段t4仅仅表示时序上的四个不同的时间段,其先后本发明实施例并不限定。可以理解,以图11中的第一时间段t1为例,其可以位于第二时间段t2和第三时间段t3之间,也可以位于第三时间段t3和第四时间段t4之间,还可以位于第四时间段t4之后,在该第一时间段t1内,相同颜色或不同颜色的子像素同步开启以及极性相互抵消的过程保持不变。同理,第二时间段t2、第二时间段t3和第四时间段t4也可以进行先后顺序的调节,其中子像素的极性抵消情况不变,此处不再赘述。
[0102]
针对如图10所示的像素排布,本发明实施例还提供了另外的显示面板,其采用不同的驱动电路结构进行驱动。图12是本发明实施例提供的又一种显示面板的结构示意图,参考图12,该显示面板中,像素驱动最小重复单元100包括第一子像素组111、第二子像素组112、第三子像素组113和第四子像素组114,数据总线40包括第一数据总线41、第二数据总线42、第三数据总线43和第四数据总线44,多路选择器30包括第一多路选择器31、第二多路选择器32、第三多路选择器33和第四多路选择器34;第一子像素组111中的子像素10通过数据线和第一多路选择器31对应与第一数据总线41电连接,第二子像素组112中的子像素10通过数据线和第二多路选择器32对应与第二数据总线42电连接,第三子像素组113中的子像素10通过数据线和第三多路选择器33对应与第三数据总线43电连接,第四子像素组114中的子像素10通过数据线和第四多路选择器34对应与第四数据总线44电连接。
[0103]
在任意一行子像素中,第一子像素组111包括一个第一颜色子像素11、一个第三颜色子像素13和一个第二颜色子像素12;第二子像素组112包括一个第二颜色子像素12、一个第四颜色子像素14和一个第一颜色子像素11;第三子像素组113包括一个第四颜色子像素14、一个第一颜色子像素11和一个第三颜色子像素13;第四子像素组114包括一个第三颜色子像素13、一个第二颜色子像素12和一个第四颜色子像素14。
[0104]
进一步地,该显示面板中,像素驱动最小重复单元100在任意一行中依次包括第一子像素p1、第二子像素p2、第三子像素p3、第四子像素p4、第五子像素p5、第六子像素p6、第七子像素p7、第八子像素p8、第九子像素p9、第十子像素p10、第十一子像素p11和第十二子像素p12。
[0105]
第一子像素组111包括第一子像素p1、第三子像素p3和第六子像素p6;第二子像素组112包括第二子像素p2、第四子像素p4和第五子像素p5;第三子像素组113包括第八子像素p8、第九子像素p9、第十一子像素p11;第四子像素组114包括第七子像素p7、第十子像素p10和第十二子像素p12。
[0106]
第一子像素p1、第三子像素p3和第六子像素p6分别电连接第一数据线21、第二数据线22和第三数据线23;第二子像素p2、第四子像素p4和第五子像素p5分别电连接第四数据线24、第五数据线25和第六数据线26;第八子像素p8、第九子像素p9、第十一子像素p11分别电连接第七数据线27、第八数据线28和第九数据线29;第七子像素p7、第十子像素p10和第十二子像素p12分别电连接第十数据线210、第十一数据线211和第十二数据线212。
[0107]
第一子像素p1至第十二子像素p12分别为第一颜色子像素11、第二颜色子像素12、第三颜色子像素13、第四颜色子像素14、第一颜色子像素11、第二颜色子像素12、第三颜色子像素13、第四颜色子像素14、第一颜色子像素11、第二颜色子像素12、第三颜色子像素13和第四颜色子像素14。
[0108]
基于此,本发明实施例针对该显示面板提供了多种驱动方法以实现相邻的相同颜色子像素的极性抵消。表6是图12所示显示面板第一行的控制逻辑和极性分析表格。同样可以理解,该显示面板的像素驱动最小重复单元中各行的颜色排布均不同,因此,每行子像素的颜色定义不同。以图13所示像素驱动最小重复单元100的第一行子像素为例,第一颜色子像素11为红色子像素,第二颜色子像素12为绿色子像素,第三颜色子像素13为蓝色子像素,第四颜色子像素14为白色子像素。
[0109]
表6
[0110]
panelckh1ckh2ckh3ckh4ckh5ckh6s p1/rp3/bp6/g
ꢀꢀꢀ
s-
ꢀꢀꢀ
p2/gp4/wp5/rs p8/wp9/rp11/b
ꢀꢀꢀ
s
ꢀꢀꢀ
p7/bp10/gp12/w
[0111]
此处均以第一行为例进行控制逻辑和极性分析,首先,参考图12和表6,对于任意一个像素驱动最小重复单元100的任意一行子像素10,驱动方法包括s110和/或s120。
[0112]
其中,s110包括:在第一时间段t1内,第一显示信号s1通过第一多路选择器31和数据线输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第三显示信号s3通过第三多路选择器33和数据线输入至第三子像素组113中的第四颜色子像素14(白色子像素p8)中;第二显示信号s2通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中,第四显示信号s4通过第四多路选择器34和数据线输入至第四子像素组114中的第四颜色子像素14(白色子像素p12)中;其中,第一显示信号s1为第一数据总线41在第一时间段t1内输入的显示信号,第二显示信号s2为第二数据总线42在第一时间段t1内输入的显示信号,第一显示信号s1和第二显示信号s2的极性相反;第三显示信号s3为第三数据总线43在第一时间段t1内输入的显示信号,第四显示信号s4为第四数据总线44在第一时间段t2内输入的显示信号,第三显示信号s3和第四显示信号s4的极性相反;
[0113]
参考图12可知,在第一时间段t1内,第一显示信号s1实质上是通过第一多路选择
器31和第一数据线21输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第三显示信号s3实质是通过第三多路选择器33和第七数据线27输入至第三子像素组113中的第四颜色子像素14(白色子像素p8)中;第二显示信号s2通过第二多路选择器32和第六数据线26输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中,第四显示信号s4通过第四多路选择器34和第十二数据线212输入至第四子像素组114中的第四颜色子像素14(白色子像素p12)中。
[0114]
由时序控制信号ckh1控制的红色子像素p1和白色子像素p8与由时序控制信号ckh6控制的红色子像素p5和白色子像素p12同步开启,红色子像素p1和p5分别写入正极性显示信号和负极性显示信号,白色子像素p8和p12分别写入正极性显示信号和负极性显示信号,从而实现了两组相同颜色的两个子像素极性抵消。
[0115]
s120包括:在第二时间段t2内,第五显示信号s5通过第一多路选择器31和数据线输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7通过第三多路选择器33和数据线输入至第三子像素组113中的第三颜色子像素13(蓝色子像素p11)中;第六显示信号s6通过第二多路选择器32和数据线输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和数据线输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中;其中,第五显示信号s5为第一数据总线41在第二时间段t2内输入的显示信号,第六显示信号s6为第二数据总线42在第二时间段t2内输入的显示信号,第五显示信号s5和第六显示信号s6的极性相反;第七显示信号s7为第三数据总线43在第二时间段t2内输入的显示信号,第八显示信号s8为第四数据总线44在第二时间段t2内输入的显示信号,第七显示信号s7和第八显示信号s8的极性相反。
[0116]
参考图12可知,在第二时间段t2内,第五显示信号s5实质是通过第一多路选择器31和第三数据线23输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7实质是通过第三多路选择器33和第九数据线29输入至第三子像素组113中的第三颜色子像素13(蓝色子像素p11)中;第六显示信号s6通过第二多路选择器32和第四数据线24输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和第十数据线210输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中。
[0117]
由时序控制信号ckh3控制的绿色子像素p6和蓝色子像素p11与由时序控制信号ckh4控制的绿色子像素p2和蓝色子像素p7同步开启,绿色子像素p6和p2分别写入正极性显示信号和负极性显示信号,蓝色子像素p11和p7分别写入正极性显示信号和负极性显示信号,从而实现了两组相同颜色的两个子像素极性抵消。
[0118]
继续参考图10和图12,本发明实施例上述显示面板中,可选地,可设置像素驱动最小重复单元100包括沿列方向依次排列的第一子像素行101、第二子像素行102、第三子像素行103和第四子像素行104,第一子像素行101和第二子像素行102中的子像素10在行方向上一一对齐,第三子像素行103和第四子像素行104的子像素10在行方向上一一对齐,第二子像素行102和第三子像素行103中的子像素在行方向上错位一个子像素10。第一子像素行101中的子像素10依次按照第一颜色子像素11、第二颜色子像素12、第三颜色子像素13和第四颜色子像素14的顺序排列;第二子像素行102中的子像素10依次按照第三颜色子像素13、
第四颜色子像素14、第一颜色子像素11和第二颜色子像素12的顺序排列;第三子像素行103中的子像素10依次按照第二颜色子像素12、第三颜色子像素13、第四颜色子像素14和第一颜色子像素11的顺序排列;第四子像素行104中的子像素10依次按照第四颜色子像素14、第一颜色子像素11、第二颜色子像素12和第三颜色子像素13的顺序排列。在行方向上,第一子像素行101和第二子像素行102中的子像素10与数据线交替排布且位于对应电连接的数据线的第一侧,第三子像素行103和第四子像素行104中的子像素10与数据线交替排布且位于对应电连接的数据线的第二侧;其中,第一侧和第二侧在行方向上相互背离。
[0119]
下面以具体的控制时序对图12所示显示面板的不同驱动方法进行示例。图13是图12所示显示面板的一种时序控制信号时序图,参考图12、图13和表6,对于任意一个像素驱动最小重复单元100的任意一行子像素10,驱动方法包括s110、s120和s130。
[0120]
其中,s110包括:在第一时间段t1内,第一显示信号s1通过第一多路选择器31和数据线输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第三显示信号s3通过第三多路选择器33和数据线输入至第三子像素组113中的第四颜色子像素14(白色子像素p8)中;第二显示信号s2通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中,第四显示信号s4通过第四多路选择器34和数据线输入至第四子像素组114中的第四颜色子像素14(白色子像素p12)中;其中,第一显示信号s1为第一数据总线41在第一时间段t1内输入的显示信号,第二显示信号s2为第二数据总线42在第一时间段t1内输入的显示信号,第一显示信号s1和第二显示信号s2的极性相反;第三显示信号s3为第三数据总线43在第一时间段t1内输入的显示信号,第四显示信号s4为第四数据总线44在第一时间段t2内输入的显示信号,第三显示信号s3和第四显示信号s4的极性相反。
[0121]
s120包括:在第二时间段t2内,第五显示信号s5通过第一多路选择器31和数据线输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7通过第三多路选择器33和数据线输入至第三子像素组113中的第三颜色子像素13(蓝色子像素p11)中;第六显示信号s6通过第二多路选择器32和数据线输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和数据线输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中;其中,第五显示信号s5为第一数据总线41在第二时间段t2内输入的显示信号,第六显示信号s6为第二数据总线42在第二时间段t2内输入的显示信号,第五显示信号s5和第六显示信号s6的极性相反;第七显示信号s7为第三数据总线43在第二时间段t2内输入的显示信号,第八显示信号s8为第四数据总线44在第二时间段t2内输入的显示信号,第七显示信号s7和第八显示信号s8的极性相反。
[0122]
s130包括:在第三时间段t3内,第九显示信号s9通过第一多路选择器31和数据线输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第十一显示信号s11通过第三多路选择器33和数据线输入至第三子像素组113中的第一颜色子像素11(红色子像素p9)中;第十显示信号s10通过第二多路选择器32和数据线输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中,第十二显示信号s12通过第四多路选择器34和数据线输入至第四子像素组114中的第二颜色子像素12(绿色子像素p10)中;其中,第九显示信号s9为第一数据总线41在第三时间段t3内输入的显示信号,第十显示信号s10为第二数据
总线42在第三时间段t3内输入的显示信号,第九显示信号s9和第十显示信号s10的极性相反;第十一显示信号s11为第三数据总线43在第三时间段t3内输入的显示信号,第十二显示信号s12为第四数据总线44在第三时间段t3内输入的显示信号,第十一显示信号s11和第十二显示信号s12的极性相反。
[0123]
该第三时间段t3内,第九显示信号s9通过第一多路选择器31和第二数据线22输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第十一显示信号s11通过第三多路选择器33和第八数据线28输入至第三子像素组113中的第一颜色子像素11(红色子像素p9)中;第十显示信号s10通过第二多路选择器32和第五数据线25输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中,第十二显示信号s12通过第四多路选择器34和第十一数据线211输入至第四子像素组114中的第二颜色子像素12(绿色子像素p10)中。
[0124]
由时序控制信号ckh2控制的蓝色子像素p3和红色子像素p9与由时序控制信号ckh5控制的白色子像素p4和绿色子像素p10同步开启,蓝色子像素p3和红色子像素p9同步写入正极性显示信号,白色子像素p4和绿色子像素p10同步写入负极性显示信号。可以理解,当显示画面显示蓝白调和画面时,蓝色子像素p3可以和白色子像素p4同步开启且极性相互抵消;当显示画面显示蓝绿调和画面时,蓝色子像素p3可以和绿色子像素p10同步开启且极性相互抵消;当显示画面显示红白调和画面时,红色子像素p9可以和白色子像素p4同步开启且极性相互抵消;当显示画面显示红绿调和画面时,红色子像素p9可以和绿色子像素p10同步开启且极性相互抵消。
[0125]
图14是图12所示显示面板的另一种时序控制信号时序图,参考图12、图14和表6,对于任意一个像素驱动最小重复单元100的任意一行子像素10,驱动方法包括s110、s120和s130。
[0126]
其中,s110包括:在第一时间段t1内,第一显示信号s1通过第一多路选择器31和数据线输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第三显示信号s3通过第三多路选择器33和数据线输入至第三子像素组113中的第四颜色子像素14(白色子像素p8)中;第二显示信号s2通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中,第四显示信号s4通过第四多路选择器34和数据线输入至第四子像素组114中的第四颜色子像素14(白色子像素p12)中;其中,第一显示信号s1为第一数据总线41在第一时间段t1内输入的显示信号,第二显示信号s2为第二数据总线42在第一时间段t1内输入的显示信号,第一显示信号s1和第二显示信号s2的极性相反;第三显示信号s3为第三数据总线43在第一时间段t1内输入的显示信号,第四显示信号s4为第四数据总线44在第一时间段t2内输入的显示信号,第三显示信号s3和第四显示信号s4的极性相反。
[0127]
s120包括:在第二时间段t2内,第五显示信号s5通过第一多路选择器31和数据线输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7通过第三多路选择器33和数据线输入至第三子像素组113中的第三颜色子像素13(蓝色子像素p11)中;第十显示信号s10通过第二多路选择器32和数据线输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中,第十二显示信号s12通过第四多路选择器34和数据线输入至第四子像素组114中的第二颜色子像素12(绿色子像素p10)中;其中,第五显示信号s5为第一数据总线41在第二时间段t2内输入的显示信号,第十显示信号s10为第二数据总
线42在第二时间段t2内输入的显示信号,第五显示信号s5和第十显示信号s10的极性相反;第七显示信号s7为第三数据总线43在第二时间段t2内输入的显示信号,第十二显示信号s12为第四数据总线44在第二时间段t2内输入的显示信号,第七显示信号s7和第十二显示信号s12的极性相反。
[0128]
在该第二时间段t2内,第五显示信号s5实质是通过第一多路选择器31和第三数据线23输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7实质是通过第三多路选择器33和第九数据线29输入至第三子像素组113中的第三颜色子像素13(蓝色子像素p11)中;第十显示信号s10实质是通过第二多路选择器32和第五数据线25输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中,第十二显示信号s12实质是通过第四多路选择器34和第十一数据线211输入至第四子像素组114中的第二颜色子像素12(绿色子像素p10)中。
[0129]
由时序控制信号ckh3控制的绿色子像素p6和蓝色子像素p11与由时序控制信号ckh5控制的白色子像素p4和绿色子像素p10同步开启,绿色子像素p6和p10同步分别写入正极性显示信号和负极性显示信号,从而实现了一组相同颜色的两个子像素极性抵消。而蓝色子像素p11和白色子像素p4分别写入正极性显示信号和负极性显示信号,在面板画面显示蓝白调和画面时,蓝色子像素p11和白色子像素p4可以实现同步开启且极性相互抵消。
[0130]
s130包括:在第三时间段t3内,第九显示信号s9通过第一多路选择器31和数据线输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第十一显示信号s11通过第三多路选择器33和数据线输入至第三子像素组113中的第一颜色子像素11(红色子像素p9)中;第六显示信号s6通过第二多路选择器32和数据线输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和数据线输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中;其中,第九显示信号s9为第一数据总线41在第三时间段t3内输入的显示信号,第六显示信号s6为第二数据总线42在第三时间段t3内输入的显示信号,第九显示信号s9和第六显示信号s6的极性相反;第十一显示信号s11为第三数据总线43在第三时间段t3内输入的显示信号,第八显示信号s8为第四数据总线44在第三时间段t3内输入的显示信号,第十一显示信号s11和第八显示信号s8的极性相反。
[0131]
在该第三时间段t3内,第九显示信号s9通过第一多路选择器31和第二数据线22输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第十一显示信号s11通过第三多路选择器33和第八数据线28输入至第三子像素组113中的第一颜色子像素11(红色子像素p9)中;第六显示信号s6通过第二多路选择器32和第四数据线24输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和第十数据线210输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中。
[0132]
由时序控制信号ckh2控制的蓝色子像素p3和红色子像素p9与由时序控制信号ckh4控制的绿色子像素p2和蓝色子像素p7同步开启,蓝色子像素p3和p7同步分别写入正极性显示信号和负极性显示信号,从而实现了一组相同颜色的两个子像素极性抵消。而红色子像素p9和绿色子像素p2分别写入正极性显示信号和负极性显示信号,在面板画面显示红绿调和画面时,红色子像素p9和绿色子像素p2可以实现同步开启且极性相互抵消。
[0133]
图15是图12所示显示面板的又一种时序控制信号时序图,参考图12、图15和表6,
对于任意一个像素驱动最小重复单元100的任意一行子像素10,驱动方法包括s110、s120和s130。
[0134]
其中,s110包括:在第一时间段t1内,第一显示信号s1通过第一多路选择器31和数据线输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第三显示信号s3通过第三多路选择器33和数据线输入至第三子像素组113中的第四颜色子像素14(白色子像素p8)中;第十显示信号s10通过第二多路选择器32和数据线输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中,第十二显示信号s12通过第四多路选择器34和数据线输入至第四子像素组114中的第二颜色子像素12(绿色子像素p10)中;其中,第一显示信号s1为第一数据总线41在第一时间段t1内输入的显示信号,第十显示信号s10为第二数据总线42在第一时间段t1内输入的显示信号,第一显示信号s10和第十显示信号s10的极性相反;第三显示信号s3为第三数据总线43在第一时间段t1内输入的显示信号,第十二显示信号s12为第四数据总线44在第一时间段t1内输入的显示信号,第三显示信号s3和第十二显示信号s12的极性相反。
[0135]
在该第一时间段t1内,第一显示信号s1实质上是通过第一多路选择器31和第一数据线21输入至第一子像素组111中的第一颜色子像素11(红色子像素p1)中,第三显示信号s3实质是通过第三多路选择器33和第七数据线27输入至第三子像素组113中的第四颜色子像素14(白色子像素p8)中;第十显示信号s10通过第二多路选择器32和第五数据线25输入至第二子像素组112中的第四颜色子像素14(白色子像素p4)中,第十二显示信号s12通过第四多路选择器34和第十一数据线211输入至第四子像素组114中的第二颜色子像素12(绿色子像素p10)中。
[0136]
由时序控制信号ckh1控制的红色子像素p1和白色子像素p8与由时序控制信号ckh5控制的白色子像素p4和绿色子像素p10同步开启,白色子像素p8和p4分别写入正极性显示信号和负极性显示信号,从而实现了一组相同颜色的两个子像素极性抵消。红色子像素p1和绿色子像素p10分别写入正极性显示信号和负极性显示信号,能够保证在面板显示红绿调和画面时,红色子像素p1和绿色子像素p10可以实现同步开启且极性相互抵消。
[0137]
s120包括:在第二时间段t2内,第五显示信号s5通过第一多路选择器31和数据线输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7通过第三多路选择器33和数据线输入至第三子像素组113中的第三颜色子像素13(蓝色子像素p11)中;第六显示信号s6通过第二多路选择器32和数据线输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和数据线输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中;其中,第五显示信号s5为第一数据总线41在第二时间段t2内输入的显示信号,第六显示信号s6为第二数据总线42在第二时间段t2内输入的显示信号,第五显示信号s5和第六显示信号s6的极性相反;第七显示信号s7为第三数据总线43在第二时间段t2内输入的显示信号,第八显示信号s8为第四数据总线44在第二时间段t2内输入的显示信号,第七显示信号s7和第八显示信号s8的极性相反。
[0138]
在该第二时间段t2内,第五显示信号s5实质是通过第一多路选择器31和第三数据线23输入至第一子像素组111中的第二颜色子像素12(绿色子像素p6)中,第七显示信号s7实质是通过第三多路选择器33和第九数据线29输入至第三子像素组113中的第三颜色子像
素13(蓝色子像素p11)中;第六显示信号s6通过第二多路选择器32和第四数据线24输入至第二子像素组112中的第二颜色子像素12(绿色子像素p2)中,第八显示信号s8通过第四多路选择器34和第十数据线210输入至第四子像素组114中的第三颜色子像素13(蓝色子像素p7)中。
[0139]
由时序控制信号ckh3控制的绿色子像素p6和蓝色子像素p11与由时序控制信号ckh4控制的绿色子像素p2和蓝色子像素p7同步开启,绿色子像素p6和p11分别写入正极性显示信号和负极性显示信号,蓝色子像素p11和p7分别写入正极性显示信号和负极性显示信号,从而实现了两组相同颜色的两个子像素极性抵消。
[0140]
s130包括:在第三时间段t3内,第九显示信号s9通过第一多路选择器31和数据线输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第十一显示信号s11通过第三多路选择器33和数据线输入至第三子像素组113中的第一颜色子像素11(红色子像素p9)中;第二显示信号s2通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中,第四显示信号s4通过第四多路选择器34和数据线输入至第四子像素组114中的第四颜色子像素14(白色子像素p12)中;其中,第九显示信号s9为第一数据总线41在第三时间段t3内输入的显示信号,第二显示信号s2为第二数据总线42在第三时间段t3内输入的显示信号,第九显示信号s9和第二显示信号s2的极性相反;第十一显示信号s11为第三数据总线43在第三时间段t3内输入的显示信号,第四显示信号s4为第四数据总线44在第三时间段t3内输入的显示信号,第十一显示信号s11和第四显示信号s4的极性相反。
[0141]
在该第三时间段t3内,第九显示信号s9实质是通过第一多路选择器31和第二数据线22输入至第一子像素组111中的第三颜色子像素13(蓝色子像素p3)中,第十一显示信号s11实质是通过第三多路选择器33和第八数据线28输入至第三子像素组113中的第一颜色子像素11(红色子像素p9)中;第二显示信号s2实质是通过第二多路选择器32和数据线输入至第二子像素组112中的第一颜色子像素11(红色子像素p5)中,第四显示信号s4实质是通过第四多路选择器34和数据线输入至第四子像素组114中的第四颜色子像素14(白色子像素p12)中。
[0142]
由时序控制信号ckh2控制的蓝色子像素p3和红色子像素p9与由时序控制信号ckh6控制的红色子像素p5和白色子像素p12同步开启,红色子像素p9和p5分别写入正极性显示信号和负极性显示信号,从而实现了一组相同颜色的两个子像素极性抵消。而蓝色子像素p3和白色子像素p12分别写入正极性显示信号和负极性显示信号,能够在面板显示蓝白调和画面时同步开启且极性相互抵消。
[0143]
需要说明的是,上述图13

图15所示驱动时序中第一时间段t1、第二时间段t2和第三时间段t3分别对应步骤s110、s120和s130,而第一时间段t1、第二时间段t2和第三时间段t3仅仅表示时序上的三个不同的时间段,其先后本发明实施例并不限定。可以理解,以图13

图15中的第一时间段t1为例,其可以位于第二时间段t2和第三时间段t3之间,也可以位于第三时间段t3之后,在该第一时间段t1内,相同颜色或不同颜色的子像素同步开启以及极性相互抵消的过程保持不变。同理,第二时间段t2和第二时间段t3也可以进行先后顺序的调节,其中子像素的极性抵消情况不变,此处不再赘述。
[0144]
基于同一发明构思,本发明实施例提供了一种显示装置,图16是本发明实施例提
供的一种显示装置的结构示意图,参考图16,该显示装置包括本发明实施例提供的任意一种显示面板1。
[0145]
在具体实施时,该显示装置可以为:手机(如图16所示)、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。该显示装置的实施可以参见上述显示面板的实施例,重复之处不再赘述。
[0146]
本发明实施例提供的显示面板、驱动方法以及显示装置,通过设置相邻两个相同颜色的子像素同时输入两种极性的显示信号,保证了在显示面板任意的画面显示情况下,均能实现相邻两个颜色相同的子像素能够同步点亮,根据极性不同的显示信号有效抵消对子像素公共电压信号产生的影响,有效解决显示面板水平方向的串扰问题。
[0147]
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整、相互结合和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
转载请注明原文地址: https://doc.8miu.com/read-1550286.html

最新回复(0)