显示模组、控制板以及显示装置的制作方法

专利2025-05-29  22


本公开涉及显示,尤其涉及一种显示模组、控制板以及显示装置。


背景技术:

1、随着显示技术的发展和生活水平的提高,大尺寸、高刷新率的显示产品应用越来越广泛。然而,大尺寸、高刷新率的显示产品所显示的画面容易出现周期性横纹,影响用户体验。


技术实现思路

1、本公开的实施例提供一种显示模组、控制板以及显示装置,改善了显示面板的周期性横纹问题。

2、为达到上述目的,本公开的实施例采用如下技术方案:

3、一方面,提供了一种显示模组,包括:

4、第一移位寄存器以及与所述第一移位寄存器电连接的第一时钟信号线;

5、第二移位寄存器以及与所述第二移位寄存器电连接的第二时钟信号线;

6、电平转换器,所述电平转换器与所述第一时钟信号线和所述第二时钟信号线电连接,所述电平转换器向所述第一时钟信号线输出第一时钟信号,所述电平转换器向所述第二时钟信号线输出第二时钟信号,所述第一时钟信号的高电平小于所述第二时钟信号的高电平。

7、在一些实施方式中,所述电平转换器包括第一输入端和第二输入端,所述第一输入端的电平等于所述第一时钟信号的高电平,所述第二输入端的电平等于所述第二时钟信号的高电平。

8、在一些实施方式中,所述显示模组还包括电源管理芯片、第一连接线以及第二连接线,所述第一连接线的一端与所述第一输入端电连接,所述第一连接线的另一端与所述电源管理芯片电连接,所述第二连接线的一端与所述第二输入端电连接,所述第二连接线的另一端与所述电源管理芯片电连接。

9、在一些实施方式中,所述电源管理芯片包括第一输出端和第二输出端,所述第一连接线的另一端与所述第一输出端电连接,所述第二连接线的另一端与所述第二输出端电连接。

10、在一些实施方式中,所述第一输出端的电平小于所述第二输出端的电平。

11、在一些实施方式中,所述第一输出端的电平等于所述第二输出端的电平,且所述第一连接线的电阻大于所述第二连接线的电阻。

12、在一些实施方式中,所述电源管理芯片包括第一输出端,所述第一连接线和所述第二连接线的另一端均与所述第一输出端电连接,且所述第一连接线的电阻大于所述第二连接线的电阻。

13、在一些实施方式中,所述显示模组还包括:

14、第三移位寄存器以及与所述第三移位寄存器电连接的第三时钟信号线;

15、所述电平转换器与所述第三时钟信号线电连接,所述电平转换器向所述第三时钟信号线输出第三时钟信号,所述第三时钟信号的高电平小于所述第二时钟信号的高电平。

16、在一些实施方式中,所述第一时钟信号线、所述第二时钟信号线以及所述第三时钟信号线沿着第一方向依次排布,且所述第一时钟信号线和所述第三时钟信号线位于边缘。

17、在一些实施方式中,所述第一移位寄存器、所述第二移位寄存器以及所述第三移位寄存器依次级联,在同一帧时间范围内,所述第一移位寄存器相对所述第三移位寄存器更早输出扫描信号。

18、在一些实施方式中,所述第一时间信号的高电平、所述第二时钟信号的高电平以及所述第三时钟信号的高电平中的任意一个或多个的电平值可以调节。

19、另一方面,提供了一种控制板,包括电平转换器,所述电平转换器包括第一输出端和第二输出端,所述第一输出端用于与第一时钟信号线电连接,所述第二输出端用于与第二时钟信号线电连接,所述第一时钟信号线与第一移位寄存器电连接,所述第二时钟信号线与第二移位寄存器电连接;

20、所述电平转换器向所述第一输出端输出第一时钟信号,所述电平转换器向所述第二输出端输出第二时钟信号,所述第一时钟信号的高电平小于所述第二时钟信号的高电平。

21、在一些实施方式中,所述电平转换器包括第一输入端和第二输入端,所述第一输入端的电平等于所述第一时钟信号的高电平,所述第二输入端的电平等于所述第二时钟信号的高电平。

22、又一方面,提供了一种显示模组,包括:

23、第一移位寄存器以及与所述第一移位寄存器电连接的第一时钟信号线;

24、第二移位寄存器以及与所述第二移位寄存器电连接的第二时钟信号线;

25、第三移位寄存器以及与所述第三移位寄存器电连接的第三时钟信号线;

26、电平转换器,所述电平转换器与所述第一时钟信号线、所述第二时钟信号线以及所述第三时钟信号线电连接,所述电平转换器向所述第一时钟信号线输出第一时钟信号,所述电平转换器向所述第二时钟信号线输出第二时钟信号,所述电平转换器向所述第三时钟信号线输出第三时钟信号,所述第一时钟信号的高电平小于所述第二时钟信号的高电平,所述第二时钟信号的高电平小于所述第三时钟信号的高电平;

27、其中,所述第一移位寄存器、所述第二移位寄存器以及所述第三移位寄存器依次级联,在同一帧范围内,所述第一移位寄存器更早输出扫描信号。

28、再一方面,提供了一种显示装置,包括所述的显示模组,或包括所述的控制板,或包括所述的显示模组。

29、本公开实施例提供的显示模组、控制板以及显示装置,电平转换器与第一时钟信号线和第二时钟信号线电连接,电平转换器向第一时钟信号线输出第一时钟信号,电平转换器向第二时钟信号线输出第二时钟信号,第一时钟信号的高电平小于第二时钟信号的高电平。第一时钟信号处于高电平期间,第一时钟信号的电平值在其他时钟信号线的作用下,电平值被上拉。由于第一时钟信号的高电平小于第二时钟信号的高电平,被上拉后的第一时钟信号的高电平与第二时钟信号的高电平更接近,使第一移位寄存器和第二移位寄存器输出的电平值更接近,与第一移位寄存器电连接的子像素亮度、与第二移位寄存器电连接的子像素亮度更接近,改善了周期性横纹问题。



技术特征:

1.一种显示模组,其特征在于,包括:

2.根据权利要求1所述的显示模组,其特征在于,所述电平转换器包括第一输入端和第二输入端,所述第一输入端的电平等于所述第一时钟信号的高电平,所述第二输入端的电平等于所述第二时钟信号的高电平。

3.根据权利要求2所述的显示模组,其特征在于,所述显示模组还包括电源管理芯片、第一连接线以及第二连接线,所述第一连接线的一端与所述第一输入端电连接,所述第一连接线的另一端与所述电源管理芯片电连接,所述第二连接线的一端与所述第二输入端电连接,所述第二连接线的另一端与所述电源管理芯片电连接。

4.根据权利要求3所述的显示模组,其特征在于,所述电源管理芯片包括第一输出端和第二输出端,所述第一连接线的另一端与所述第一输出端电连接,所述第二连接线的另一端与所述第二输出端电连接。

5.根据权利要求4所述的显示模组,其特征在于,所述第一输出端的电平小于所述第二输出端的电平。

6.根据权利要求4所述的显示模组,其特征在于,所述第一输出端的电平等于所述第二输出端的电平,且所述第一连接线的电阻大于所述第二连接线的电阻。

7.根据权利要求3所述的显示模组,其特征在于,所述电源管理芯片包括第一输出端,所述第一连接线和所述第二连接线的另一端均与所述第一输出端电连接,且所述第一连接线的电阻大于所述第二连接线的电阻。

8.根据权利要求1至7中任一项所述的显示模组,其特征在于,所述显示模组还包括:

9.根据权利要求8所述的显示模组,其特征在于,所述第一时钟信号线、所述第二时钟信号线以及所述第三时钟信号线沿着第一方向依次排布,且所述第一时钟信号线和所述第三时钟信号线位于边缘。

10.根据权利要求9所述的显示模组,其特征在于,所述第一移位寄存器、所述第二移位寄存器以及所述第三移位寄存器依次级联,在同一帧时间范围内,所述第一移位寄存器相对所述第三移位寄存器更早输出扫描信号。

11.根据权利要求8所述的显示模组,其特征在于,所述第一时间信号的高电平、所述第二时钟信号的高电平以及所述第三时钟信号的高电平中的任意一个或多个的电平值可以调节。

12.一种控制板,其特征在于,包括电平转换器,所述电平转换器包括第一输出端和第二输出端,所述第一输出端用于与第一时钟信号线电连接,所述第二输出端用于与第二时钟信号线电连接,所述第一时钟信号线与第一移位寄存器电连接,所述第二时钟信号线与第二移位寄存器电连接;

13.根据权利要求1所述的控制板,其特征在于,所述电平转换器包括第一输入端和第二输入端,所述第一输入端的电平等于所述第一时钟信号的高电平,所述第二输入端的电平等于所述第二时钟信号的高电平。

14.一种显示模组,其特征在于,包括:

15.一种显示装置,其特征在于,包括如权利要求1至11中任一项所述的显示模组,或包括如权利要求12或13所述的控制板,或包括如权利要求14所述的显示模组。


技术总结
本公开提供了一种显示膜组、控制板以及显示装置,涉及显示技术领域。显示模组包括:第一移位寄存器以及与所述第一移位寄存器电连接的第一时钟信号线;第二移位寄存器以及与所述第二移位寄存器电连接的第二时钟信号线;电平转换器,所述电平转换器与所述第一时钟信号线和所述第二时钟信号线电连接,所述电平转换器向所述第一时钟信号线输出第一时钟信号,所述电平转换器向所述第二时钟信号线输出第二时钟信号,所述第一时钟信号的高电平小于所述第二时钟信号的高电平。改善了显示面板的周期性横纹问题。

技术研发人员:鲁思颖,吴旺娣,赵剑,李方庆,陈凯,韩飞,鲍王婷,张琴
受保护的技术使用者:合肥京东方显示技术有限公司
技术研发日:
技术公布日:2024/6/26
转载请注明原文地址:https://doc.8miu.com/read-1820497.html

最新回复(0)