本发明的实施例涉及一种半导体器件及其形成方法。
背景技术:
半导体集成电路(ic)行业经历了指数增长。ic材料和设计方面的技术进步已经产生了几代ic,其中每一代都比前一代具有更小、更复杂的电路。在ic发展的过程中,功能密度(即,每个芯片区域的互连器件的数量)通常增加了,而几何尺寸(即,可以使用制造工艺产生的最小组件(或线))减小了。这种按比例缩小的过程通常通过提高生产效率和降低相关成本来提供收益。这种缩小也增加了处理和制造ic的复杂性。
例如,可以通过增加栅电极的不同功函数金属的厚度来调整常规器件中的阈值电压。然而,随着器件缩小工艺的继续,增加不同功函数金属的厚度可能变得不可行和/或可能导致各种制造困难。
因此,尽管常规的调节阈值电压的方法通常已经足够了,但是它们并不是在所有方面都令人满意。
技术实现要素:
根据本发明的一个方面,提供了一种半导体器件,包括:衬底;界面层,形成在衬底上方,其中,界面层具有偶极穿透部分;栅极介电层,形成在界面层上方;以及金属栅电极,形成在栅极介电层上方。
根据本发明的另一个方面,提供了一种半导体器件,包括:第一栅极结构,包括第一界面层、设置在第一界面层上方的第一栅极介电层和设置在第一栅极介电层上方的第一栅电极;以及第二栅极结构,包括第二界面层、设置在第二界面层上方的第二栅极介电层和设置在第二栅极介电层上方的第二栅极;其中,第一界面层包含与第二界面层不同量的偶极材料。
根据本发明的又一个方面,提供了一种形成半导体器件的方法,包括:在用于第一栅极结构的第一界面层上方和用于第二栅极结构的第二界面层上方形成掩模层;图案化掩模层以去除形成在第一界面层上方的掩模层的部分;形成偶极层,其中,偶极层的第一部分直接形成在第一界面层上,并且其中,偶极层的第二部分形成在设置在第二界面层上方的掩模层的剩余部分上;以及执行偶极驱动工艺以将偶极层的材料驱动到第一界面层和第二界面层中。
附图说明
当结合附图进行阅读时,从以下详细描述可最佳理解本发明的各个方面。应该强调,根据工业中的标准实践,各个部件未按比例绘制并且仅用于说明的目的。实际上,为了清楚的讨论,各个部件的尺寸可以任意地增大或减小。
图1a是根据本公开的各个方面的ic器件的立体图。
图1b是根据本公开的各个方面的ic器件的平面俯视图。
图2a至图21a、图2b至图21b、图2c至图21c、图2d至图21d、图2e至图21e和图2f至图21f以及图22至图23是根据本公开的各个方面的处于各个制造阶段的ic器件的各个实施例的截面图。
图24是示出根据本公开的各个方面的制造半导体器件的方法的流程图。
具体实施方式
以下公开内容提供了许多用于实现本发明的不同特征不同的实施例或实例。下面描述了组件和布置的具体实施例或实例以简化本发明。当然,这些仅是实例而不旨在限制。例如,在以下描述中,在第二部件上方或者上形成第一部件可以包括第一部件和第二部件直接接触形成的实施例,并且也可以包括在第一部件和第二部件之间可以形成额外的部件,从而使得第一部件和第二部件可以不直接接触的实施例。此外,本发明可以在各个示例中重复参考数字和/或字母。该重复是为了简单和清楚的目的,并且其本身不指示讨论的各个实施例和/或配置之间的关系。
此外,本发明可以在各个示例中重复参考数字和/或字母。该重复是为了简单和清楚的目的,并且其本身不指示讨论的各个实施例和/或配置之间的关系。此外,在下面的本公开中,在另一部件上形成、连接到和/或耦合到另一部件的可以包括其中部件形成为直接接触的实施例,并且还可以包括在特征间插入形成附加部件以使部件可能不直接接触的实施例。另外,使用在空间上相对的用语,例如“下部”、“上部”、“水平”、“垂直”、“上方”、“在...上方”、“下方”、“在...下方”、“向上”、“向下”、“顶部”、“底部”以使本公开清楚一个部件与另一部件的关系。空间上相对的用语旨在覆盖包括部件的器件的不同方向。更进一步,当用“约”,“近似”等描述一个数或数的范围时,该术语旨在涵盖在包括所述数的合理范围内的数,例如 /-10%内或如本领域技术人员所理解的其他值。例如,术语“约5nm”涵盖从4.5nm至5.5nm的尺寸范围。
本公开总体上涉及半导体器件,并且更具体地涉及场效应晶体管(fet),诸如平面fet、三维鳍线fet(finfet)或全环栅(gaa)器件。本公开的一个方面涉及直接在栅极结构中的界面层上形成偶极层,然后使用多个界面层图案化工艺来实现不同器件的不同阈值电压。与常规器件相比,这提高了调整阈值电压的灵活性,并降低了栅极电阻,这将在下面更详细地讨论。
图1a和图1b分别示出了集成电路(ic)器件90的部分的三维立体图和俯视图。ic器件90可以是在ic的处理期间制造的中间器件或者是ic的部分,ic包括静态随机存取存储器(sram)和/或其他逻辑电路,无源组件(诸如电阻器、电容器和电感器)以及有源组件(诸如p型fet(pfet)、n型fet(nfet)、finfet、金属氧化物半导体场效应晶体管(mosfet)、互补金属氧化物半导体(cmos)晶体管、双极晶体管、高压晶体管、高频晶体管和/或其他存储单元)。除非另有要求,否则本公开不限于任何特定数量的器件或器件区域、或任何特定器件配置。例如,尽管所示的ic器件90是三维finfet器件,但是本公开的概念也可以应用于平面fet器件或gaa器件。
参照图1a,ic器件90包括衬底110。衬底110可以包括元素(单元素)半导体,诸如硅、锗和/或其他合适的材料;化合物半导体,诸如碳化硅、砷化镓、磷化镓、磷化铟、砷化铟、锑化铟和/或其他合适的材料;合金半导体,诸如sige、gaasp、alinas、algaas、gainas、gainp、gainasp和/或其他合适的材料。衬底110可以是具有均匀组成的单层材料。可替代地,衬底110可以包括具有适合于ic器件制造的类似组成或不同组成的多个材料层。在一个示例中,衬底110可以是绝缘体上硅(soi)衬底,其具有形成在氧化硅层上的半导体硅层。在另一示例中,衬底110可以包括导电层、半导体层、介电层、其他层或其组合。可以在衬底110之中或上方形成各种掺杂区,诸如源极/漏极区。取决于设计要求,掺杂区可以掺杂有诸如磷或砷的n型掺杂剂和/或诸如硼之类的p型掺杂剂。掺杂区可以以p阱结构、以n阱结构、以双阱结构或使用凸起结构直接形成在衬底110上。可以通过注入掺杂剂原子、原位掺杂的外延生长和/或其他合适的技术来形成掺杂区。
三维有源区120形成在衬底110上。有源区120是向上伸出衬底110的细长鳍状结构。这样,在下文中有源区120可以互换地称为鳍120或鳍结构120。鳍结构120可以使用包括光刻和蚀刻工艺的合适工艺来制造。光刻工艺可以包括:在衬底110上形成光刻胶层;将光刻胶暴露于图案;执行曝光后烘烤工艺;以及显影光刻胶以形成包括抗蚀剂的掩模元件(未示出)。然后,将掩模元件用于蚀刻进去衬底110中的凹槽,在衬底110上留下鳍结构120。蚀刻工艺可以包括干蚀刻、湿蚀刻、反应离子蚀刻(rie)和/或其他合适的工艺。在一些实施例中,鳍结构120可以通过双重图案化或多重图案化工艺形成。通常,双重图案化或多重图案化工艺将光刻和自对准过程相结合,从而允许产生例如间距小于使用单次直接光刻法可获得的间距的图案。作为示例,可以在衬底上形成层并且使用光刻工艺将其图案化。使用自对准工艺在图案层旁边形成间隔件。然后去除层,然后可以使用剩余的间隔件或心轴来图案化鳍结构120。
ic器件90还包括形成在鳍片120上方的源极/漏极部件122。源极/漏极部件122可以包括在鳍片结构120上外延生长的外延层。
ic器件90还包括形成在衬底110上方的隔离结构130。隔离结构130电隔离ic器件90的各个部件。隔离结构130可以包括氧化硅、氮化硅、氮氧化硅、氟化物掺杂硅酸盐玻璃(fsg)、低k介电材料和/或其他合适的材料。在一些实施例中,隔离结构130可以包括浅沟槽隔离(sti)部件。在一实施例中,通过在鳍结构120的形成期间在衬底110中蚀刻沟槽来形成隔离结构130。然后可以用上述隔离材料填充沟槽,然后进行化学机械平坦化(cmp)工艺。诸如场氧化物、硅的局部氧化(locos)的其他隔离结构和/或其他合适的结构也可以被实现为隔离结构130。可替代地,隔离结构130可以例如包括具有一或多个热氧化物衬里层的多层结构。
ic器件90还包括栅极结构140,栅极结构140在每个鳍120的沟道区域中的三个侧面上形成在鳍120上方并与鳍120接合。栅极结构140可以是伪栅极结构(例如,包含氧化物栅极介电和多晶硅栅电极),或者它们可以是包含高k栅极介电和金属栅电极的hkmg结构,其中hkmg结构是通过替换伪栅极结构形成的。尽管在此未示出,但是栅极结构140可以包括附加的材料层,诸如在鳍120上方的界面层、覆盖层、其他合适的层或其组合。
参照图1b,多个鳍120沿着x方向在长度方向上取向,并且多个栅极结构140沿着y方向(即,垂直于鳍120)在长度方向上取向。在许多实施例中,ic器件90包括附加部件,诸如沿着栅极结构140的侧壁设置的栅极间隔件、设置在栅极结构140上方的硬掩模层以及许多其他部件。
图2a至图2f到图21a至图21f示出了根据本公开的不同实施例的处于制造的各个阶段的ic器件90的部分的示意性局部截面侧视图。例如,图2a至图21a示出了根据实施例制造与具有超低阈值电压的n型晶体管(以下称为n-ulvt)相对应的栅极结构200a的示意性局部截面侧视图。图2b至图21b示出了根据实施例制造与具有低阈值电压的n型晶体管(以下称为n-lvt)相对应的栅极结构200b的示意性局部截面侧视图。图2c至图21c示出了根据实施例制造与具有标准阈值电压的n型晶体管(以下称为n-svt)相对应的栅极结构200c的示意性局部截面侧视图。应当理解,n-ulvt的阈值电压小于n-lvt的阈值电压,并且n-lvt的阈值电压小于n-svt的阈值电压。
同时,图2d至图21d示出了根据实施例制造与具有标准阈值电压的p型晶体管(以下称为p-svt)相对应的栅极结构200d的示意性局部截面侧视图。图2e至图21e示出了根据实施例制造与具有低阈值电压的p型晶体管(下文中称为p-lvt)相对应的栅极结构200e的示意性局部截面侧视图。图2f至图21f示出了根据实施例制造与具有超低阈值电压的p型晶体管(以下称为p-ulvt)相对应的栅极结构200f的示意性局部截面侧视图。应当理解,由于pfet器件具有负阈值电压,所以p-ulvt的阈值电压的幅度或绝对值小于p-lvt的阈值电压的幅度或绝对值,并且p-lvt的阈值电压的幅度或绝对值小于p-svt的阈值电压的幅度或绝对值。
应当理解,在一些实施例中,栅极结构200a-200f可以形成在同一晶圆上和/或可以是同一ic芯片的部分。这样,可以同时对所有栅极结构200a-200f执行下面讨论的至少一些制造工艺。在finfet实施例中,栅极结构200a-200f也可以各自形成在鳍结构(例如,图1a至图1b的鳍结构120)上方,使得栅极结构200a-200f分别包裹鳍结构的部分。例如,栅极结构200a-200f可以包裹在鳍结构的沟道区域周围,由此插入鳍结构的源极区域和漏极区域。
在图2a至图2f所示的制造阶段,栅极结构200a-200f分别包括形成在图1a的衬底110的部分上方(例如,在鳍结构120上方)的界面层(以下可互换地称为il)210。在一些实施例中,il210包括氧化硅。在其他实施例中,il210可以包括另一种合适类型的介电材料。il210具有厚度220(在图1a的z方向上测量)。在一些实施例中,厚度220在大约3埃与大约15埃之间的范围内。
仍参考图2a至图2f,在栅极结构200a-200f中的il210上方形成硬掩模层230。在一些实施例中,硬掩模层230包括氮化钛。在一些实施例中,硬掩模层230通过原子层沉积(ald)工艺形成,原子层沉积(ald)工艺具有大约20至大约50个沉积循环并且在大约400摄氏度至大约450摄氏度之间的温度范围内。这种沉积工艺可以形成具有在大约10埃与大约25埃之间的范围内的厚度235的硬掩模层230。厚度235的范围不是随机选择的,而是被具体地配置为有效地设置il210和要在其上形成的偶极层之间的距离或间隔。如下面将更详细讨论的,这种距离将有助于调整n-svt和p-ulvt晶体管的阈值电压。
分别在对应于n-svt和p-ulvt实施例的栅极结构200c和200f中的硬掩模层230上方但是不在栅极结构240-200b和200d-200e中的硬掩模层230上方形成图案化的光刻胶层240。在一些实施例中,图案化的光刻胶层240可以包括光敏材料和抗反射材料。图案化的光刻胶层240可以用于图案化下面的硬掩模层230。
现在参考图3a至图3f,可以执行光刻工艺以图案化硬掩模层230。图案化的光刻胶层240可以保护硬掩模层230下面的部分,同时去除硬掩模层230的暴露部分。以这种方式,硬掩模层230的剩余部分形成在栅极结构200c和200f中的il210上方,但是不在栅极结构200a-200b和200d-200e中的il210上方。如将在下面更详细地讨论的,本公开使硬掩模层230保留在栅极结构200c和200f中,以用作额外的扩散阻挡件或增加il210与在随后的制造过程中将要形成的偶极层之间的距离。在硬掩模层230的图案化之后,例如使用光刻胶灰化或剥离工艺去除图案化的光刻胶层240。
现在参考图4a至图4f,在栅极结构200a-200f中的il210上方形成硬掩模层260。在一些实施例中,硬掩模层260可以包括与硬掩模层230相同的材料(或基本类似的材料)。例如,硬掩模层260可以包括氮化钛。在其他实施例中,硬掩模层230可以包括不同类型的材料。在一些实施例中,通过具有约20至约50个沉积循环并且在约400摄氏度至约450摄氏度之间的温度范围的ald工艺来形成硬掩模层260。这样的沉积工艺可以形成具有在大约10埃与大约25埃之间的范围内的厚度265的硬掩模层260。厚度265的该范围不是随机选择的,而是具体地配置为有效地设置il210与将在其上形成的偶极层之间的距离或间隔。如将在下面更详细地讨论的,这样的距离将有助于调节n-lvt、n-svt、p-lvt和p-ulvt晶体管的阈值电压。
在分别对应于n-lvt、n-svt、p-lvt和p-ulvt实施例的栅极结构200b-200c和200e-200f中的硬掩模层230上方形成图案化的光刻胶层270,但是不在对应于n-ulvt和p-svt实施例的栅极结构200a和200d中的硬掩模层260上方。在一些实施例中,图案化的光刻胶层270可包括光敏材料和抗反射材料。图案化的光刻胶层240可以用于图案化下面的硬掩模层230。
现在参照图5a至图5f,可以执行光刻工艺以图案化硬掩模层260。图案化的光刻胶层270可以保护硬掩模层260下面的部分,同时去除硬掩模层260的暴露部分。以这种方式,硬掩模层260的剩余部分设置在栅极结构200d-200c和200e-200f中的il210上方,但是不在栅极结构200a和200d中的il210上方。再次的,本公开将硬掩模层230保留在栅极结构200b-200c和200e-200f中,以用作另一额外的扩散阻挡层或进一步增加il210和在后续的制造工艺中将在其上形成的偶极层之间的距离。il210与偶极层之间的不同距离将有助于为这些不同的晶体管调整不同的阈值电压。在硬掩模层260的图案化之后,例如使用光刻胶灰化或剥离工艺去除图案化的光刻胶层270。
现在参考图6a至图6f,执行偶极沉积工艺290以在每个栅极结构200a-200f上沉积偶极层300。更详细地,偶极层300直接沉积在栅极结构200a和200d中的il210上(分别对应于n-ulvt和p-svt实施例),并且偶极层300直接沉积在栅极结构200b-200c和200e-200f(分别对应于n-lvt、n-svt、p-lvt和p-ulvt实施例)中的硬掩模层260上。
在一些实施例中,偶极层300可以包括适用于n型器件的偶极材料(也称为n型偶极材料),作为非限制性实例,其可以包括诸如氧化镧(la2o3)、氧化钇(y2o3)、氧化镁(mgo)、氧化锶(sro)或其组合的金属氧化物材料。金属氧化物材料中的金属氧化物种类与il210的种类(例如,氧化硅)形成偶极矩,从而在整个栅极结构200a-200f的电势上产生差异。在本公开中,这样的差异可以影响栅极结构200a-200f的功函数,并且因此影响阈值电压vt,而无需调整(将要在随后的制造工艺中形成的)功函数金属层的类型和/或数量。对于诸如栅极结构200a-200c的nfet器件,n型偶极材料可以减小阈值电压vt的幅度。对于诸如栅极结构200d-200f的pfet器件,n型偶极材料可以增加阈值电压vt的幅度。在使用p型偶极材料来实现偶极层300的替代实施例中,对于诸如栅极结构200a-200c的nfet器件,阈值电压vt的幅度将增加,但是对于诸如栅极结构200d-200f的pfet器件,阈值电压vt的幅度将减小。
在一些实施例中,偶极沉积工艺290包括ald工艺。在一些实施例中,ald工艺使用la(famd)3或la(thd)3和o3作为前体。ald工艺允许精确控制沉积的偶极层300的厚度310。在一些实施例中,厚度310在大约5埃与大约15埃之间的范围内。
注意,由于偶极层300直接沉积在栅极结构200a和200d的il210的上表面上,所以偶极层300将对栅极结构200a和200d的il210具有最强的作用。同时,对于栅极结构200b和200e,偶极层300通过硬掩模层260与il210分离,如上所述,硬掩模层260具有厚度265。因此,偶极层300对栅极结构200b和200e的il210的影响较弱。最后,对于栅极结构200c和200f,偶极层300通过硬掩模层260和硬掩模层230与il210分开,硬掩模层260和硬掩模层230可以具有组合的厚度330(例如,上文讨论的厚度235和厚度265的和)。由于组合厚度330大于厚度265,所以偶极层300对栅极结构200c和200f的il210的影响最弱。
这样,对于不同类型的晶体管,以上讨论的多个图案化工艺导致il210和偶极层300之间的不同间距或分离。对于n-ulvt和p-svt晶体管,在偶极层300和il210之间没有分离,因此,对于这些晶体管,偶极层300可以对il210表现出最强的作用。对于n-lvt和p-lvt晶体管,在偶极层300和il210之间存在中间量的分离(由硬掩模层260的存在引起),并且因此,偶极层300可以表现出这些晶体管对il210具有中等程度的影响。对于n-svt和p-ulvt晶体管,在偶极层300和il210之间存在相对大的分离,并且因此,偶极层300对于这些晶体管可能对il210表现出最弱的作用。
现在参考图7a至图7f,对栅极结构200a-200f执行偶极驱动工艺350。在一些实施例中,偶极驱动工艺350可以包括热处理,例如退火工艺。在一些实施例中,可以在使用氮气的同时在约600摄氏度至约800摄氏度之间的退火温度下执行退火工艺。这样高的退火温度导致偶极层300中的金属离子渗透到il210中(或与il210反应)。金属离子可以增加il210的极性,因此可以用于调节栅极结构200a-200f的阈值电压vt。在图7a至图7f中示出了il210的偶极穿透部分210a。
如上所述,对于nfet,栅极结构200a、200b和200c在il210和偶极层300之间分别具有不同的分离量,而栅极结构200a在其il210及其偶极层300之间具有最小的分离量,以及栅极结构200c在其il210及其偶极层300之间具有最大的分离量。结果,栅极结构200a的il210可以比栅极结构200b的il210具有更大的偶极穿透度,并且栅极结构200b的il210可以具有比栅极结构200c的il210更大的偶极穿透度。类似地,对于pfet,栅极结构200d的il210可以比栅极结构200e的il210具有更大的偶极穿透度,并且栅极结构200e的il210可以比栅极结构200f的il210具有更大的偶极穿透度。
偶极穿透度的差异可以由偶极穿透部分210a延伸到il210中的不同深度来表示。例如,栅极结构200a-200c的偶极穿透部分210a可以具有深度370-372,并且栅极结构200d-200f的偶极穿透部分210a可以分别具有深度380-382。深度370-372和380-382也可以被称为偶极穿透部分210a的厚度。在一些实施例中,深度370-372和380-382可以分别在约2埃和约3埃之间的范围内。
由于在栅极结构200b和200e中存在硬掩模层260并且在栅极结构200c和200f中存在硬掩模层260和230,深度370大于深度371,深度371大于深度372,深度380大于深度381,深度381大于深度382。用数学表示,深度370>深度371>深度372,深度380>深度381>深度382。再次的,这是因为在栅极结构200a和200d中il210与偶极层300之间缺少硬掩模层允许偶极层300的金属离子最深地被驱动到il210中,并且在栅极结构200b和200e中il210和偶极层300之间存在硬掩模层260允许偶极层300的金属离子被驱动到il210的深度较小,栅极结构200c和200f中的il210和偶极层300之间的两个硬掩模层260和230允许将偶极层300的金属离子驱动到il210中的最深处。不同的深度370-372允许针对栅极结构200a-200c不同地调整阈值电压vt。同样,不同的深度380-382允许针对栅极结构200d-200f不同地调整阈值电压vt。
应当理解,在每个偶极穿透部分210a内,偶极材料(例如,金属离子)的浓度可以随着其更接近偶极层300而增加。换句话说,偶极材料的浓度可能会在偶极层300与偶极穿透部分210a之间的界面处达到一个峰值,然后随着距界面(或距偶极穿透部分的上表面)的距离增加(例如,朝向衬底110变深)而降低。
注意,深度370可以等于或不等于深度380,深度371可以等于或不等于深度381,深度372可以等于或不等于深度382。在一些实施例中,深度372和382的值可以接近0。换句话说,硬掩模层230和260基本上阻止或防止材料从偶极层300渗透到il210中。
还应理解,在一些实施例中,代替或补充不同深度370-372和380-382,栅极结构200a-200c(和栅极结构200d-200f)之间在偶极驱入效率方面的差异可以通过il210的偶极穿透部分210a中的偶极材料(例如金属离子)的不同浓度来体现。换句话说,栅极结构200a的偶极穿透部分210a中的偶极金属离子浓度可能超过栅极结构200b的偶极穿透部分210a中的偶极金属离子浓度,并且栅极结构200b的偶极穿透部分210a可能超过栅极结构200c的偶极穿透部分210a中的偶极金属离子浓度。类似地,栅极结构200d的偶极穿透部分210a中的偶极金属离子浓度可以超过栅极结构200e的偶极穿透部分210a中的偶极金属离子浓度,以及偶极穿透部分中的偶极金属离子浓度。栅极结构200e的210a可能超过栅极结构200f的偶极穿透部分210a中的偶极金属离子浓度。在一些实施例中,可以存在栅极结构200a-200f之间的偶极金属离子浓度水平的差异,而与深度370-372之间的差异是否存在(或深度380-382之间的差异是否存在)无关,反之亦然。
现在参考图8a至图8f,执行偶极去除工艺400以去除偶极层300的剩余部分,例如偶极层300的未与il210反应或不与il210反应的部分。在一些实施例中,偶极去除工艺400包括蚀刻工艺,诸如湿蚀刻工艺、干蚀刻工艺或其组合。在一些实施例中,在这种蚀刻工艺中使用的蚀刻剂可以包括盐酸(hcl)、碱(nh4)、氧化剂或另一种合适的蚀刻剂。
现在参考图9a至图9f,执行硬掩模层去除工艺410以去除硬掩模层260和230。在一些实施例中,硬掩模层去除工艺410包括蚀刻工艺,诸如湿蚀刻工艺。在执行硬掩模层去除工艺410之后,对于本文讨论的所有晶体管,暴露il210的偶极穿透部分210a。
现在参考图10a至图10f,执行栅极介电沉积工艺420以在il210的偶极穿透部分210a上方形成栅极介电层430。在一些实施例中,栅极介电沉积工艺420包括ald工艺以控制具有精确度的沉积的栅极介电层430的厚度。在一些实施例中,在约200摄氏度至约300摄氏度之间的温度范围内,使用约20至40个沉积循环来执行ald工艺。在一些实施例中,ald工艺使用hfcl4和/或h2o作为前体,和/或添加lacl3作为镧掺杂源。这种ald工艺可以形成具有厚度440的栅极介电层,厚度440可以在约10埃至约20埃之间的范围内。
在一些实施例中,栅极介电层430包括高k介电材料,其可以指具有高介电常数的介电材料,该高介电常数大于氧化硅的介电常数(k≈3.9)。示例性的高k介电材料包括hfo2、hfsio、hfsion、hftao、hftio、hfzro、zro2、al2o3、hfo2-al2o3、tio2、ta2o5、la2o3、y2o3或其组合。在其他实施例中,栅极介电层430可以包括非高k介电材料,例如氧化硅。
应当理解,由于栅极介电层430的底表面与下面的il的偶极穿透部分210a形成界面,因此一定量的偶极材料(例如,金属离子)可以从偶极穿透部分210a扩散到栅极介电层430。这样,栅极介电层430的底部可具有比栅极介电层430的其余部分更大的偶极材料含量。
现在参考图11a至图11f,可执行多个沉积工艺450以在栅极介电层430上方形成保护层460,并在保护层460上方形成覆盖层470。在一些实施例中,沉积工艺450包括ald工艺。在一些实施例中,保护层460包括tin,并且覆盖层470包括tisin或sio2。在一些实施例中,保护层460或覆盖层470可以具有在大约埃与大约20埃之间的范围内的厚度。
现在参考图12a至图12f,可以执行退火工艺480。在一些实施例中,退火工艺480可以包括原位后金属退火(ipma)工艺。退火工艺480提高了栅极介电层430的质量。保护层460和/或覆盖层470可以在退火工艺480期间帮助防止氧气扩散到栅极介电层430中,因为如果没有形成保护层460和覆盖层470,则在退火工艺480期间栅极介电层430会暴露在含氧环境中。氧气扩散到栅极介电层430中可能会降低栅极介电层430的质量,因此形成保护层460和覆盖层470以防止这种不希望的氧气扩散有助于提高栅极介电层430的质量。
应当理解,退火工艺可能导致偶极材料从偶极穿透部分210a进一步扩散到栅极介电层430。这样,栅极介电层430在其底面或靠近其底面处也可以具有偶极穿透部分430a。栅极介电层430的底部处的偶极穿透部分430a的存在也可以是根据本公开的实施例制造的栅极结构的独特物理特性之一。
现在参考图13a至图13f,可以执行沉积工艺500以在覆盖层470上方形成覆盖层510。在一些实施例中,沉积工艺500包括ald工艺。在一些实施例中,覆盖层510包括氧化硅或氮化钛硅。
现在参考图14a至图14f,可以执行退火工艺520,这进一步提高了栅极介电层430的质量。再次的,退火工艺520可以在含氧环境中执行。类似于覆盖层470和保护层460,覆盖层510防止氧气扩散到栅极介电层430中。这样,提高了栅极介电层430的质量。
现在参考图15a至图15f,例如使用一种或多种蚀刻工艺来去除覆盖层510和470以及保护层460。在制造的该阶段,暴露出栅介电层430(其质量至少部分归因于退火工艺480和520的性能)。
现在参考图16a至图16f,在每个栅极结构200a-200f中的栅极介电层430上方形成p型功函数金属层530。可以使用沉积工艺ald、cvd、pvd或其组合来形成p型功函数金属层530。在一些实施方式中,可以使用ticl4和/或nh3作为前体在ald工艺中形成p型功函数金属层530。在一些实施例中,p型功函数金属层530包括氮化钛(tin)。在其他实施例中,p型功函数金属层530可以包括不同类型的功函数金属材料,诸如tan或wcn。在一些实施例中,p型功函数金属层530可以形成为具有在大约10埃与大约25埃之间的范围内的厚度。
图案化的光刻胶层540形成在分别对应于p-svt、p-lvt和p-ulvt实施例的栅极结构200d-200f中的p型功函数金属层530上方,但是不在分别对应于n-ulvt、n-lvt和n-svt实施例的栅极结构200a-200c中的p型功函数金属层530上方。在一些实施例中,图案化的光刻胶层540可以包括光敏材料和抗反射材料。图案化的光刻胶层540可以用于图案化下面的p型功函数金属层530。
现在参考图17a至图17f,可以执行光刻工艺560以图案化p型功函数金属层530。图案化的光刻胶层540可以保护p型功函数金属层530下面的部分,而p型功函数金属层530的暴露部分被去除。以此方式,p型功函数金属层530的剩余部分形成在栅极结构200d-200f中的栅极介电层430上方,而不形成在栅极结构200a-200c中的栅极介电层430上方。在图案化p型功函数金属层530之后,例如使用光刻胶灰化或剥离工艺来去除图案化的光刻胶层540。剩余的p型功函数金属层530用作栅极结构200d-200f的栅电极的部分,以调节其功函数。
现在参考图18a至图18f,可以执行多个沉积工艺600以形成用于栅极结构200a-200f的n型功函数金属结构。例如,n型功函数金属结构可以包括形成在用于栅极结构200a-200c的栅极介电层430上方和用于栅极结构200d-200f的p型功函数金属层530上方的保护层610、形成在保护层610上方的n型功函数金属层620、以及形成在n型功函数金属层620上方的保护层630。保护层610可以防止n型功函数金属层620的氧化。在一些实施例中,栅极结构200d-200f的保护层610分别比栅极结构200a-200c的保护层610厚,这有助于保护层610更好地防止氧化。保护层630防止或基本上减少了氧从上方扩散到n型功函数金属层620中。n型功函数金属层620用作栅极结构200a-200c的栅电极的部分,以调节其功函数。
在一些实施例中,保护层610和保护层630均可以包括tin,并且n型功函数金属层620可以包括碳化钛铝(tialc)。这样,n型功函数金属结构可以包括类似三明治的结构,其中n型功函数金属层620被夹在两个保护层610和630之间。在其他实施例中,n型功函数金属层620可以包括铝基功函数金属,例如tial、taal或taalc。n型功函数金属结构中的氧含量小于约1%。覆盖层650也可以形成在保护层630上方。在一些实施例中,覆盖层650可以包括氧化硅。
在一些实施例中,保护层610、n型功函数金属层620、保护层630和覆盖层650可以全部在原位工艺中在具有高真空系统的同一工具中形成。例如,可以在ald工艺中在工具的第一腔室中形成保护层610。然后可以将包含栅极结构200a-200f的晶圆(在基本上真空的条件下)转移到工具的第二腔室,在第二腔室中,在另一ald工艺中形成n型功函数金属层620。也可以使用硅烷气体(sih4)浸泡来防止n型功函数金属层620氧化。此后,可以将包含栅极结构200a-200f的晶圆转移(再次在基本上真空的条件下)到工具的第三腔室中,其中在又另一ald工艺中形成保护层630。覆盖层650也可以形成在工具的第三腔室中。
现在参考图19a至图19f,执行多个沉积工艺670以在覆盖层650上方形成胶层680,并且在胶层680上方形成填充金属层690。在一些实施例中,沉积工艺670可以包括ald、cvd,pvd或其组合。在一些实施例中,胶层680可以包括tin或tan,并且填充金属层690可以包括钨(w)、钴(co)、钌(ru)或铱(ir)。在一些实施例中,可以通过首先在覆盖层680上方形成无氟钨(ffw),然后在ffw上方形成低氟钨(lfw),然后在lfw上方形成钨来形成填充金属层690。填充金属层690用作栅极结构200a-200f的栅电极的主要导电部分。在一些实施例中,胶层680可以具有在大约10埃与大约25埃之间的范围内的厚度,并且ffw可以被形成为在大约20埃与大约40埃之间的范围内。
图2a至图2f到图19a至图19f对应于本公开的第一实施例。本公开的第二实施例在图20a至图20f中示出。为了简单、清楚和一致的原因,第一实施例和第二实施例之间的类似组件被标记为相同,并且在下文中可以省略这些类似组件的相关描述。
第一实施例与第二实施例之间的一个不同在于,第二实施例中的栅极结构200a-200f不具有保护层610。因此,n型功函数金属层620直接形成在用于栅极结构200a-200c的栅极介电层430上,n型功函数金属层620直接形成在用于栅极结构200d-200f的p型功函数金属层530上,并且p型功函数金属层530直接形成在用于栅极结构200d-200f的栅极介电层430上。
第一实施例和第二实施例之间的另一个不用在于,在il210上方形成了p型偶极层(而不是n型偶极层)。在一些实施例中,p型偶极层可以包括氧化铝(al2o3)、氧化铌(nb2o5)、氧化钛(tio5)、氧化硼(b2o3)、五氧化二磷(p2o5)或三氧化二磷(p2o3)。在第二实施例中,执行类似于偶极驱动工艺350(见图7a-7f)的偶极驱动工艺,以形成il210的偶极穿透部分210a。
第一实施例与第二实施例之间的又一不同在于,偶极材料的含量在栅极结构200a和200d中最低,而在栅极结构200c和200f中最大,这与第一实施例相反。例如,对于图20a至图20c所示的nfet,il210的偶极穿透部分210a分别具有用于栅极结构200a、200b和200c的深度710、711和712。对于图20d至图20f所示的pfet,il210的偶极穿透部分210a分别具有用于栅极结构200d、200e和200f的深度720、721和722。在第一实施例中,深度370>深度371>深度372,而在第二实施例中,深度710<深度711<深度712。类似地,在第一实施例中,深度380>深度381>深度382,而在第二实施例中,深度720<深度721<深度722。
可替代地,il210中的偶极材料含量的差异可以表现为浓度水平的差异。例如,对于图20a至图20c所示的nfet,栅极结构200a的il210可以具有最低浓度的p型偶极材料,栅极结构200c的il210可以具有最高浓度的p型偶极材料,并且栅极结构200b的il210可以具有p型偶极材料的中间浓度水平。对于图20d至图20f所示的pfet,栅极结构200d的il210可以具有最低浓度的p型偶极材料,栅极结构200f的il210可以具有最高浓度的p型偶极材料,并且栅极结构200e的il210可以具有p型偶极材料的中间浓度水平。
栅极结构200a-200f之间的偶极材料含量的差异可以通过配置p型偶极层和il210之间的距离来实现,例如通过选择性地在不同的栅极结构200a-200f上方形成形成硬掩模层(例如,类似于硬掩模掩模层230和260)。例如,可以为栅极结构200a和200d形成两个硬掩模层(类似于图6c和6f的硬掩模层230和260),可以为栅极结构200b和200e形成一个硬掩模层(类似于图6b和图6e的硬掩模层260),并且可以不为栅极结构200c和200f形成硬掩模层。
由于上述第一实施例和第二实施例之间的这些差异,第二实施例的栅极结构200a-200f可以能够与第一实施例的栅极结构200a-200f不同地调整阈值电压。
图21a至图21f示出了本公开的第三实施例。为了简单、清楚和一致的原因,第一、第二和第三实施例之间的类似组件被标记为相同,并且在下文中可以省略这些类似组件的相关描述。
参考图21a至图21c,第三实施例的栅极结构200a-200c可以与第一实施例的栅极结构200a-200c基本类似。例如,il210的偶极穿透部分210a可以包括n型偶极材料,其中栅极结构200a具有最大含量的n型偶极材料,栅极结构200c具有最低含量的n型偶极材料,并且栅极结构200b具有中间含量的n型偶极材料。例如,这可以表现为深度370>深度371>深度372。同样类似于第一实施例,在第三实施例中,在栅极介电层430和用于栅极结构200a-200c的n型功函数金属层620之间形成保护层610。
同时,第三实施例的栅极结构200d-200f可以与第二实施例的栅极结构200d-200f基本类似。例如,il210的偶极穿透部分210a可以包括p型偶极材料,其中栅极结构200f具有最大含量的p型偶极材料,栅极结构200d具有最低含量的p型偶极材料,栅极结构200e具有中间含量的p型偶极材料。例如,这可以表现为深度722>深度721>深度720。同样类似于第二实施例,在第三实施例中,p型功函数金属层530直接形成在用于栅极结构200d-200f的栅极介电层430上。
注意,在第一和第二实施例中,nfet和pfet具有不同的功函数金属,但是具有相同类型的偶极层(例如,均具有n型偶极材料或均具有p型偶极材料)。相比之下,在第三实施例中,nfet和pfet具有相同的功函数金属(例如,层530、620和630),但是具有不同类型的偶极材料。例如,图21a至图21c所示的nfet具有n型偶极材料,并且图21d至图21f所示的nfet具有p型偶极材料。
图22示出了根据本公开的实施例的ic器件90的部分的示意性局部截面图。再次的,出于清楚和一致性的原因,在图2a至图2f到图21a至图21f中出现的类似元件被标记为相同。
现在参考图22,ic器件90的部分包括以上参考图1a至图1b讨论的鳍结构120。ic器件90的部分还包括形成在鳍结构120上方的层间介电(ild)750。在一些实施例中,ild750可以包括介电材料,例如氧化硅、氮化硅、氧氮化硅、teos形成的氧化物、psg、bpsg、低k介电材料、其他合适的介电材料或其组合。示例性的低k介电材料包括fsg、碳掺杂的氧化硅、
ic器件90的部分还包括栅极结构,例如nfet栅极结构760和pfet栅极结构770。可以根据如上讨论的栅极结构200a/200b/200c的实施例中的一个来制造nfet栅极结构760,可以根据如上讨论的栅极结构200d/200e/200f的实施例中的一个来制造pfet栅极结构770。nfet栅极结构760和pfet栅极结构770各自形成在鳍结构120上方并围绕鳍结构120包裹。nfet栅极结构760和pfet栅极结构770也通过ild750的部分彼此分离。
nfet栅极结构760和pfet栅极结构770均包括il210。如上所述,il210包含偶极穿透部分210a,偶极穿透部分210a是由于偶极层直接形成在il210的上表面上而形成的,然后进行退火工艺以将偶极材料驱动到il210中。用于nfet栅极结构760的il210和用于pfet栅极结构770的il210可以包含相同类型的偶极材料,例如,根据以上参考图2a至图2f到图20a至图20f讨论的第一实施例和第二实施例。用于nfet栅极结构760的il210和用于pfet栅极结构770的il210还可以包含不同类型的偶极材料,例如根据以上参考图21a至图21f讨论的第三实施例。
nfet栅极结构760和pfet栅极结构770还包括形成在il210上方的栅极介电层(可以是高k介电层)430。注意,由于偶极材料从il210扩散到栅极介电层430中,栅极介电层430可以具有在其底表面处或附近的偶极穿透部分430a。
nfet栅极结构760和pfet栅极结构770还包括形成在栅极介电层430上方的一个或多个功函数金属层780。功函数金属层780可以包括以上讨论的多个层610-680中的一个或多个。用于nfet栅极结构760的功函数金属层780和用于pfet栅极结构770的功函数金属层780可以包括不同类型或不同数量的层,例如根据以上参考图2a至图2f到图20a至图20f讨论的第一实施例和第二实施例。用于nfet栅极结构760的功函数金属层780和用于pfet栅极结构770的功函数金属层780也可以包括相同类型和相同数量的层,例如根据以上参考图21a至图21f讨论的第三实施例。以上讨论的填充金属690形成在功函数金属层780上方和ild750上方。可以执行cmp工艺以平坦化填充金属690的上表面。
在常规器件中,可能必须操纵功函数金属层780的厚度以调节阈值电压。例如,功函数金属层780的不同厚度可以导致阈值电压的不同值。然而,随着功函数金属层780变厚,用于填充金属690的空间变小。换句话说,栅极填充窗口减小,这可能导致高于最佳的栅极电阻。相比之下,通过偶极掺杂和掩模图案化以使不同数量的偶极材料渗透到不同类型器件的界面层中,本公开可以实现阈值电压调谐。因此,根据本公开,无需调节功函数金属层780的厚度以实现不同的阈值电压。结果,栅极填充窗口不会不适当地缩短或减小,并且有足够的空间形成填充金属690。以这种方式,与常规器件的栅极电阻相比,减小了ic器件90的栅极电阻。
应当理解,可以使用上面讨论的栅极替换工艺来形成nfet栅极结构760和pfet栅极结构770的至少部分。作为栅极替换工艺的结果,功函数金属层780形成为部分地填充沟槽,这导致功函数金属层780具有“u形”的截面轮廓。可以理解的是,在一些实施例中,例如在后高k实施例中,栅极介电层430(或甚至il210)也可以形成为具有类似的u形截面轮廓。
图23示出了根据本公开的实施例制造的ic器件800的部分的示意性截面侧视图,其中ic器件800是全环栅(gaa)器件并且可以是在以下简称为gaa器件800。应该理解,在一些实施例中,gaa器件800可以是nfet,或者在其他实施例中,gaa器件800可以是pfet。
参照图23,gaa器件800的截面图是沿着x-z平面截取的,其中x方向(与图1a相同的x方向)是水平方向,而z方向(与图1a相同的z方向)是垂直方向。gaa器件800包括鳍结构810,其可以类似于以上讨论的鳍结构120。在一些实施例中,鳍结构810包括硅。gaa器件800包括源极/漏极部件820,其可以类似于上面讨论的源极/漏极部件122。在gaa器件800是nfet的实施例中,源极/漏极部件820包括磷硅(sip)。在gaa器件800是pfet的实施例中,源极/漏极部件820包括硅锗(sige)。
gaa器件800包括多个沟道,例如,如图23所示的沟道830-333。沟道830-833各自包括半导体材料,例如硅或硅化合物。沟道830-833是纳米结构(例如,具有在几纳米范围内的尺寸),并且也可以各自具有细长的形状且在x方向上延伸。在一些实施例中,沟道830-833可以各自具有纳米线形状、纳米片形状、纳米管形状等。纳米线、纳米片或纳米管的横截面轮廓可以是圆形/环形、正方形、矩形、六边形、椭圆形或其组合。
在一些实施例中,沟道830-833的长度(例如,在x方向上测量)可以彼此不同。例如,沟道830的长度可以小于沟道831的长度,沟道831的长度可以小于沟道832的长度,沟道832的长度可以小于沟道833的长度。沟道830-833可以不具有均一的厚度。例如,每个沟道830-833的两端可以厚于每个沟道830-833的中间部分。这样,可以说每个沟道830-833可以具有“狗骨头”形状。
在一些实施例中,沟道830-833(来自相邻沟道的每个沟道)之间的间隔(例如,沿z方向测量)在约8纳米(nm)至约12nm之间的范围内。在一些实施例中,每个沟道830-833的厚度(例如,沿z方向测量)在大约5nm至大约8nm之间的范围内。在一些实施例中,每个沟道830-833的宽度(例如,在图1a的y方向上测量)在大约15nm至大约150nm之间的范围内。
多个界面层(il)840形成在沟道830-833的上表面和下表面上。il840可以基本上类似于以上讨论的il210。例如,根据本公开的实施例,在gaa器件800的制造期间,偶极层可以直接形成在il840上。随后,可以执行以上参考图7a至图7f讨论的偶极驱动工艺350,以将偶极材料的金属离子驱动到il840中。因此,il840可以各自具有类似于上述偶极穿透部分210a的偶极穿透部分。为简单起见,这些偶极穿透部分未在图23中进行具体说明。不过,可以理解,不同类型的gaa器件(例如,ulvt、lvt、svt)具有il840中不同的偶极含量。il840可以表现为自身的偶极穿透部分深度不同或il840中偶极材料的浓度水平不同。
gaa器件800还包括设置在沟道830-833上方和之间的栅极结构。栅极结构可以包括栅极介电层850,其可以类似于以上讨论的栅极介电层430。在一些实施例中,栅极介电层850包括高k栅极介电。应当理解,栅极介电层850也可以在其与il840的界面附近具有偶极穿透部分。然而,出于简化的原因,在本文中没有具体示出这些偶极穿透部分。栅极结构还包括一个或多个功函数金属层860,其可以包括上面讨论的层610-680中的一个或多个。在gaa器件800是nfet的实施例中,一个或多个功函数金属层860包括诸如tialc的n型功函数金属层。在gaa器件800是pfet的实施例中,一个或多个功函数金属层860包括诸如tin的p型功函数金属层。
栅极结构还包括填充金属880,其可以类似于以上讨论的填充金属690。在形成在沟道830-833上方的栅极结构的部分中,填充金属880形成在一个或多个功函数金属层860上方。一个或多个功函数金属层860具有u形并围绕填充金属880包裹,并且栅极介电层850也具有u形并围绕一个或多个功函数金属层860包裹。在形成在沟道830-833之间的栅极结构的部分中,由一个或多个功函数金属层860沿周向围绕(在截面图中)填充金属880,然后由栅极介电层850在圆周上围绕该功函数金属层860。应当理解,栅极结构还可以包括形成在一个或多个功函数金属层和填充金属880之间的胶层以增加附着力。然而,出于简化的原因,这里没有具体示出这种胶层。
gaa器件800还包括栅极间隔件890和设置在栅极介电层850的侧壁上的内部间隔件900。内部间隔件900也设置在沟道830-833之间。栅极间隔件和内部间隔件900可以包括介电材料,例如低k材料,诸如siocn、sion、sin或sioc。
gaa器件800进一步包括形成在源极/漏极部件820上方的源极/漏极接触件920。源极/漏极接触件920可以包括导电材料,诸如钴、铜、铝、钨或其组合。源极/漏极接触件920被阻挡层包围,例如阻挡层930和940,其有助于防止或减少材料从源极/漏极接触件920扩散以及扩散到源极/漏极接触件920中。在一些实施例中,阻挡层930包括tin,以及阻挡层940包括sin。硅化物层960也可以形成在源极/漏极部件820和源极/漏极接触件920之间,以便减小源极/漏极接触件电阻。在一些实施例中,硅化物层960可以包含金属硅化物材料,例如硅化钴。
gaa器件800进一步包括与上述ild750类似的层间介电(ild)980。ild980在上述gaa器件800的各个组件之间提供电隔离,例如在栅极结构与源极/漏极接触件920之间。
与制造gaa器件有关的其他细节在于2018年12月25日发布的题为“半导体器件及其制造方法”的美国专利第10,164,012中、以及于2019年7月23日发布的题为“制造半导体器件的方法和半导体器件的方法”的美国专利第10,361,278号中公开,其各自的公开内容通过引用整体并入本文。
图24是示出制造半导体结构的方法1000的流程图。方法1000包括步骤1010,以在用于第一栅极结构的第一界面层(il)上方和在用于第二栅极结构的第二il上方形成掩模层。
方法1000包括步骤1020,以对掩模层进行图案化以去除形成在第一il上方的掩模层的部分。
方法1000包括形成偶极层的步骤1030。偶极层的第一部分直接形成在第一il上。偶极层的第二部分形成在设置在第二il上方的掩模层的剩余部分上。
方法1000包括步骤1040,执行偶极驱动工艺以将偶极层的材料驱动到第一il和第二il中。
在一些实施例中,偶极驱动工艺在第一il中形成第一偶极穿透部分,在第二il中形成第二偶极穿透部分。第一偶极穿透部分具有第一深度。第二偶极穿透部分具有第二深度。第一深度大于第二深度。
在一些实施例中,在执行偶极驱动工艺之后:第一il具有偶极层的材料的第一浓度水平,第二il具有偶极层的材料的第二浓度水平,第一浓度水平大于第二浓度水平。
在一些实施例中,偶极驱动工艺包括在约600摄氏度至800摄氏度之间的温度范围内并使用氮气进行的退火工艺。
应当理解,方法1000可以包括在步骤1010-1040之前、期间或之后执行的其他步骤。例如,方法1000可以包括以下步骤:在已经执行了偶极驱动工艺之后,去除偶极层并且去除掩模层的剩余部分。方法1000还可以包括直接在第一il和第二il上形成栅极介电层的步骤。方法1000还可包括在栅极介电层上方形成一个或多个功函数金属层的步骤。方法1000还可包括在一个或多个功函数金属层上形成填充金属的步骤。在一些实施例中,形成一个或多个功函数金属层包括:在栅极介电层上方形成第一功函数金属层;以及在第一功函数金属层上方形成第二功函数金属层;在第二功函数金属层上方形成第三功函数金属层。在一些实施例中,第一功函数金属层和第三功函数金属层具有相同的材料组成,并且第二功函数金属层具有与第一功函数金属层和第三功函数金属层不同的材料组成。在一些实施例中,使用相同的沉积工具原位形成第一功函数金属层、第二功函数金属层和第三功函数金属层。其他步骤可能包括形成通孔、接触件或金属层等。
总之,本公开直接在界面层上形成偶极层,并执行退火工艺以使偶极材料渗透或扩散到界面层中。对于不同类型的器件(例如,ulvt、lvt、svt器件),执行不同的光刻和图案化工艺以使不同量的偶极材料渗透到它们各自的界面层中。例如,第一类型的器件可以直接在界面层上形成偶极层,因此界面层中的偶极浓度/深度对于第一类型的器件而言最大。第二类型的器件可以在偶极层和界面层之间形成掩模层,并且掩模层的存在导致第二层器件的界面层中较低的偶极浓度/深度。第三类型的器件可以在偶极层和界面层之间形成较厚的掩模层(与第二类型的器件相比),并且较厚的掩模层的存在导致第三类型的器件的界面层中更低的偶极浓度/深度。对于不同类型的器件,界面层中不同的偶极浓度/深度使得对于这些不同类型的器件可以实现不同的阈值电压。另外,在一些实施例中,偶极材料可以是n型偶极材料,或者在其他实施例中可以是p型偶极材料,这也影响阈值电压。
基于以上讨论,可以看出,本公开提供了优于常规源极/漏极通孔的优点。然而,应理解,本文未讨论所有优点,不同的实施例可提供不同的优点,并且任何实施例均不需要特定的优点。一个优点是本公开在调节阈值电压时允许更大的灵活性。例如,在界面层上形成偶极层允许偶极材料渗透到界面层中。界面层中偶极材料的含量影响晶体管的阈值电压,因此界面层的偶极掺杂提供了调节晶体管的阈值电压的自由度。另外,对于不同类型的器件(例如,ulvt、lvt、svt器件),使用各种图案化工艺来使不同量的偶极材料渗透到各个器件的界面层中。同样,由于界面层中偶极材料的量会影响阈值电压,因此可以对这些不同类型的器件进行调整,以实现适用于其各自应用的理想阈值电压,从而进一步优化阈值电压调整的灵活性。通过能够实施n型偶极材料或p型偶极材料这一事实,进一步优化了阈值电压调谐。
另一个优点是减小了栅极电阻。更详细地,阈值电压调整的常规方法可仅依赖于调节功函数金属层的厚度以实现不同的阈值电压。然而,较厚的功函金属将导致较小的栅极填充窗口(例如,对于钨形成为用于高k金属栅极结构的金属栅电极的部分),这增加了栅极电阻。相比之下,本公开不需要操纵功函数金属层的厚度来实现不同的阈值电压。因此,栅极填充窗口较大(例如,钨填充栅极的空间更大),与常规栅极结构相比,这减小了栅极电阻。其他优势可能包括与现有制造工艺的兼容性以及实施的简便性和低成本。
上述的改进光刻工艺、方法和材料可用于许多应用中,包括鳍式场效应晶体管(finfet)。例如,鳍可以被图案化以在部件之间产生相对紧密的间隔,对于这些间隔上述公开是非常适合的。另外,可以根据以上公开来处理用于形成finfet的鳍的间隔件(也称为心轴)。
本公开的一个方面涉及一种半导体器件。该半导体器件包括衬底,形成在衬底上方的界面层,形成在界面层上方的栅介电层,以及形成在栅极介电层上方的金属栅电极。界面层具有偶极穿透部分。
在上述半导体器件中,随着与偶极穿透部分的上表面的距离的增大,偶极穿透部分内的偶极材料的最大浓度降低。
在上述半导体器件中,栅极介电层的底部包含从界面层扩散的偶极材料。
在上述半导体器件中,金属栅电极包括功函数金属组件和形成在功函数金属组件上方的填充金属组件;功函数金属组件包括夹在第一保护层和第二保护层之间的功函数金属层。
在上述半导体器件中,功函数金属层包括tialc,并且其中,第一保护层和第二保护层均包括tin。
在上述半导体器件中,半导体器件包括finfet器件或全环栅器件。
本公开的另一方面涉及一种半导体器件。该半导体器件包括第一栅极结构,该第一栅极结构包括第一界面层、设置在第一界面层上方的第一栅极介电层、以及设置在第一栅极介电层上方的第一栅电极。该半导体器件还包括第二栅极结构,该第二栅极结构包括第二界面层、设置在第二界面层上方的第二栅极介电层以及设置在第二栅极介电层上方的第二栅电极。第一界面层包含与第二界面层不同量的偶极材料。
在上述半导体器件中,第一界面层中偶极材料的峰值浓度出现在第一界面层和第一栅极介电层之间的界面处;或者第二界面层中偶极材料的峰值浓度出现在第二界面层和第二栅极介电层之间的界面处。
在上述半导体器件中,第一界面层的第一部分包含偶极材料,第一部分具有第一深度或第一偶极浓度水平;第二界面层的第二部分包含偶极材料,第二部分具有与第一深度不同的第二深度或与第一偶极浓度水平不同的第二偶极浓度水平。
在上述半导体器件中,第一栅极结构与第一阈值电压相关联;以及第二栅极结构与不同于第一阈值电压的第二阈值电压相关联。
在上述半导体器件中,偶极材料是第一偶极材料,并且其中,器件还包括:第三栅极结构,包括第三界面层、设置在第三界面层上方的第三栅极介电层和设置在第三栅极介电层上方的第三栅电极;第四栅极结构,包括第四界面层、设置在第四界面层上方的第四栅极介电层和设置在第四栅极介电层上方的第四栅电极。其中:第三界面层包含与第四界面层不同量的第二偶极材料;第一栅极结构和第二栅极结构是n型晶体管的组件;第三栅极结构和第四栅极结构是p型晶体管的组件。
在上述半导体器件中,第一偶极材料和第二偶极材料均为n型偶极材料或均为p型偶极材料。
在上述半导体器件中,第一偶极材料包括n型偶极材料;第二偶极材料包括p型偶极材料。
本公开的另一方面涉及一种制造半导体器件的方法。该方法包括:在用于第一栅极结构的第一界面层(il)上方和在用于第二栅极结构的第二界面层上方形成掩模层;图案化掩模层以去除形成在第一界面层上方的掩模层的部分;形成偶极层,其中,偶极层的第一部分直接形成在第一界面层上,并且其中偶极层的第二部分形成在设置在第二界面层上方的掩模层的剩余部分上;执行偶极驱动工艺以将偶极层的材料驱动到第一界面层和第二界面层中。
在上述方法中,偶极驱动工艺在第一界面层中形成第一偶极穿透部分并且在第二界面层中形成第二偶极穿透部分;第一偶极穿透部分具有第一深度;第二偶极穿透部分具有第二深度;以及第一深度大于第二深度。
在上述方法中,在已经执行偶极驱动工艺之后:第一界面层具有偶极层的材料的第一浓度水平;第二界面层具有偶极层的材料的第二浓度水平;以及第一浓度水平大于第二浓度水平。
在上述方法中,偶极驱动工艺包括在约600摄氏度至800摄氏度之间的温度范围内并且使用氮气执行的退火工艺。
在上述方法中,还包括:在执行偶极驱动工艺之后,去除偶极层并去除掩模层的剩余部分;直接在第一界面层和第二界面层上形成栅极介电层;在栅极介电层上方形成一个或多个功函数金属层;在一个或多个功函数金属层上方形成填充金属。
在上述方法中,形成一个或多个功函数金属层包括:在栅极介电层上方形成第一功函数金属层;在第一功函数金属层上方形成第二功函数金属层;以及在第二功函数金属层上方形成第三功函数金属层。其中:第一功函数金属层和第三功函数金属层具有相同的材料组成;以及第二功函数金属层具有与第一功函数金属层和第三功函数金属层不同的材料组成。
在上述方法中,使用相同的沉积工具原位形成第一功函数金属层、第二功函数金属层和第三功函数金属层。
上述概述了几个实施例的特征,以便本领域技术人员可以更好地理解本公开的各个方面。本领域技术人员应当理解,他们可以容易地使用本公开作为设计或修改用于实现本文所介绍的实施例的相同目的和/或实现其相同优点的其它过程和结构的基础。本领域技术人员还应当认识到,此类等效结构不背离本发明的精神和范围,并且它们可以在不背离本发明的精神和范围的情况下在本发明中进行各种改变、替换以及改变。
1.一种半导体器件,包括:
衬底;
界面层,形成在所述衬底上方,其中,所述界面层具有偶极穿透部分;
栅极介电层,形成在所述界面层上方;以及
金属栅电极,形成在所述栅极介电层上方。
2.根据权利要求1所述的半导体器件,其中,随着与所述偶极穿透部分的上表面的距离的增大,所述偶极穿透部分内的偶极材料的最大浓度降低。
3.根据权利要求1所述的半导体器件,其中,所述栅极介电层的底部包含从所述界面层扩散的偶极材料。
4.根据权利要求1所述的半导体器件,其中:
所述金属栅电极包括功函数金属组件和形成在所述功函数金属组件上方的填充金属组件;以及
所述功函数金属组件包括夹在第一保护层和第二保护层之间的功函数金属层。
5.根据权利要求4所述的半导体器件,其中,所述功函数金属层包括tialc,并且其中,所述第一保护层和所述第二保护层均包括tin。
6.根据权利要求1所述的半导体器件,其中,所述半导体器件包括finfet器件或全环栅器件。
7.一种半导体器件,包括:
第一栅极结构,包括第一界面层、设置在所述第一界面层上方的第一栅极介电层和设置在所述第一栅极介电层上方的第一栅电极;以及
第二栅极结构,包括第二界面层、设置在所述第二界面层上方的第二栅极介电层和设置在所述第二栅极介电层上方的第二栅极;
其中,所述第一界面层包含与所述第二界面层不同量的偶极材料。
8.根据权利要求7所述的半导体器件,其中:
所述第一界面层中所述偶极材料的峰值浓度出现在所述第一界面层和所述第一栅极介电层之间的界面处;或者
所述第二界面层中所述偶极材料的峰值浓度出现在所述第二界面层和所述第二栅极介电层之间的界面处。
9.根据权利要求7所述的半导体器件,其中:
所述第一界面层的第一部分包含偶极材料,所述第一部分具有第一深度或第一偶极浓度水平;以及
所述第二界面层的第二部分包含偶极材料,所述第二部分具有与所述第一深度不同的第二深度或与所述第一偶极浓度水平不同的第二偶极浓度水平。
10.一种形成半导体器件的方法,包括:
在用于第一栅极结构的第一界面层上方和用于第二栅极结构的第二界面层上方形成掩模层;
图案化所述掩模层以去除形成在第一界面层上方的所述掩模层的部分;
形成偶极层,其中,所述偶极层的第一部分直接形成在所述第一界面层上,并且其中,所述偶极层的第二部分形成在设置在所述第二界面层上方的所述掩模层的剩余部分上;以及
执行偶极驱动工艺以将所述偶极层的材料驱动到所述第一界面层和所述第二界面层中。
技术总结