源极驱动器集成电路、显示装置和操作显示装置的方法与流程

专利2022-05-09  80


本公开涉及一种显示装置,更具体地,涉及一种有机发光二极管(oled)显示装置。



背景技术:

显示面板通过图像向人传递各种视觉信息。显示驱动器集成电路(ic)是一种半导体芯片,其用于驱动被包括在发光二极管(led)显示面板、有机led(oled)显示面板和液晶显示(lcd)面板中的多个像素。

显示驱动器ic可以分为在诸如智能电话的移动装置中使用的用于移动装置的显示驱动器ic和在诸如平板个人计算机(pc)或电视机(tv)的大中尺寸电子产品中使用的用于大中尺寸产品的显示驱动器ic。

显示驱动器ic包括多个选通驱动器ic和多个源极驱动器ic。多个选通驱动器ic起到开启和关闭像素的作用,并且多个源极驱动器ic起到产生将要由像素表示的颜色的差异的作用。

当将上述显示驱动器ic应用于oled显示面板时,多个源极驱动器ic感测形成在每个像素中的驱动晶体管的特性信息(例如,阈值电压或迁移率),并且将该特性信息传输到定时控制器。

然而,根据每个源极驱动器ic设置在oled显示面板上的位置,传输感测数据的物理长度不可避免地有所不同。因此,每个源极驱动器ic传输感测数据所需的时间也不可避免地有所不同,从而存在当定时控制器处理感测数据时可能出现困难的问题。



技术实现要素:

本公开涉及提供一种源极驱动器集成电路(ic)、包括该源极驱动器ic的显示装置和操作该显示装置的方法,该源极驱动器ic能够响应于控制命令而选择性地输出从前一个源极驱动器ic接收的感测数据或自感测数据。

本公开还涉及提供一种源极驱动器ic、包括该源极驱动器ic的显示装置和操作该显示装置的方法,该源极驱动器ic使得定时控制器能够通过单个源极驱动器ic而接收由多个源极驱动器ic获取的感测数据。

根据本公开的一个方面,提供了一种源极驱动器ic,该源极驱动器ic包括:第一缓冲器,其中存储从第一源极驱动器ic传输的第一感测数据;感测数据生成电路,其被配置为感测每个像素中包括的驱动元件的特性并且产生第二感测数据;第二缓冲器,其中存储第二感测数据;控制电路,其被配置为响应于操作命令而产生选择信号;以及选择器,其被配置为响应于选择信号而将存储在第一缓冲器中的第一感测数据和存储在第二缓冲器中的第二感测数据中的一个传输到第二源极驱动器ic。

根据本公开的另一方面,提供了一种显示装置,该显示装置包括数据驱动电路块,该数据驱动电路块包括多个源极驱动器集成电路(ic),该多个源极驱动器ic中的每一个被配置为感测每个像素中包括的驱动元件的特性并且获得感测数据,其中,多个源极驱动器ic中的每一个包括第一源极驱动器ic,该第一源极驱动器ic连接到第一像素并且被配置为当从定时控制器接收到第一传输命令时将通过感测第一像素中包括的驱动元件的特性而获得的第一感测数据传输到定时控制器,以及第二源极驱动器ic,该第二源极驱动器ic连接到第二像素并且被配置为当接收到第一传输命令时将通过感测第二像素中包括的驱动元件的特性而获得的第二感测数据传输到第一源极驱动器ic。

根据本公开的又一方面,提供一种操作显示装置的方法,该显示装置包括定时控制器、连接到第一像素组的第一源极驱动器集成电路(ic)和连接到第二像素组的第二源极驱动器ic,该方法包括以下步骤:响应于从定时控制器输出的感测命令,由第一源极驱动器ic通过感测第一像素组中包括的像素来产生第一感测数据,并且由第二源极驱动器ic通过感测第二像素组中包括的像素来产生第二感测数据;响应于从定时控制器输出的第一传输命令,通过第一源极驱动器ic将第一感测数据传输到定时控制器,并且通过第二源极驱动器ic将第二感测数据传输到第一源极驱动器ic;以及响应于从定时控制器输出的第二传输命令,通过第一源极驱动器ic将从第二源极驱动器ic传输的第二感测数据传输到定时控制器。

附图说明

附图被包括以提供对本公开的进一步理解,而且被结合在本申请中并构成本申请的一部分,附图示出了本公开的实施方式,并且与说明书一起用于解释本公开的原理。在附图中:

图1是根据本公开的一个实施方式的包括定时控制器和源极驱动器集成电路(ic)的显示装置的框图;

图2是用于描述图1所示的定时控制器和源极驱动器ic之间的连接结构的图;

图3是用于描述图2所示的定时控制器和第一组源极驱动器ic之间的连接结构的实施方式的图;

图4是示出图3所示的源极驱动器ic的框图;

图5是用于描述图3所示的第一组源极驱动器ic的感测数据传输操作的图;

图6是用于描述图2所示的定时控制器和第一组源极驱动器ic之间的连接结构的另一实施方式的图;

图7是图6所示的源极驱动器ic的框图;以及

图8是示出根据本公开的一个实施方式的包括定时控制器和源极驱动器ic的显示装置的操作的流程图。

具体实施方式

在说明书中,应当注意,将尽可能对元件使用在其它附图中已经用于表示相同元件的相同附图标记。在以下描述中,当本领域技术人员已知的功能和配置与本公开的基本配置无关时,将省略其详细描述。说明书中描述的术语应当理解如下。

通过以下参照附图描述的实施方式,将阐明本公开的优点和特征及其实现方法。然而,本公开可以以不同的形式实施,并且不应当被解释为限于本文阐述的实施方式。相反,提供这些实施方式是为了使得本公开彻底和完整,并且向本领域技术人员充分传达本公开的范围。此外,本公开仅由权利要求的范围限定。

在附图中公开的用于描述本公开的实施方式的形状、尺寸、比例、角度和数量仅仅是示例,因此,本公开不限于所示的细节。相同的附图标记始终表示相同的元件。在下面的描述中,当确定相关已知功能或配置的详细描述不必要地模糊了本公开的要点时,将省略详细描述。

在使用本说明书中描述的“包括”、“具有”和“包含”的情况下,可以添加另一部件,除非使用“仅”。除非另有说明,否则单数形式的术语可以包括复数形式。

在解释元件时,尽管没有明确的描述,但仍将该元件解释为包括误差范围。

在描述位置关系时,例如,当将两个部件之间的位置关系描述为“在……之上”、“在……上方”、“在……之下”和“下一个”时,可以将一个或更多个其它部件布置在该两个部件之间,除非使用了“正好”或“直接”。

在描述时间关系时,例如,当将时间顺序描述为“在……之后”,“随后”,“下一”和“在……之前”时,可以包括不连续的情况,除非使用了“正好”或“直接”。

应当理解,尽管本文可能使用术语“第一”、“第二”等来描述各种元件,但是这些元件不应受到这些术语的限制。这些术语仅用于区分一个元件与另一个元件。例如,在不脱离本公开的范围的情况下,可以将第一元件称为第二元件,并且类似地,可以将第二元件为第一元件。

术语“至少一个”应当被理解为包括一个或更多个相关列出项的任何和所有组合。例如,“第一项、第二项和第三项中的至少一个”的含义表示第一项、第二项或第三项以及从第一项、第二项和第三项中的两个或更多个提出的所有项的组合。

本公开的各种实施方式的特征可以部分地或整体地彼此耦合或组合,并且可以如本领域技术人员能够充分理解的那样以不同的方式彼此相互操作和在技术上驱动。本公开的实施方式可以彼此独立地执行,或者可以以相互依赖的关系一起执行。

在下文中,将参照附图详细地描述本说明书的实施方式。

图1是根据本公开的一个实施方式的包括定时控制器和源极驱动器集成电路(ic)的显示装置的框图。参照图1,显示装置100包括定时控制器110、数据驱动电路块120、选通驱动电路块130和有机发光二极管(oled)显示面板140。

显示装置100可以是包括包含oled的像素的显示装置。例如,显示装置100可以是用于电视机(tv)的显示装置,或者是可卷曲显示装置。

定时控制器110使用定时控制信号tctr来产生用于控制数据驱动电路块120的操作的第一控制信号dcs和用于控制选通驱动电路块130的操作的第二控制信号gcs。例如,定时控制信号tctr可以包括垂直同步信号vsync、水平同步信号hsync、点时钟信号和数据使能信号等。

此外,定时控制器110将从主机系统(未示出)接收的图像数据idata转换成能够由数据驱动电路块120处理的形式的数字视频数据idata',并且将数字视频数据idata'传输到数据驱动电路块120。

数据驱动电路块120包括将要在本文中描述的数据驱动ic(或源极驱动ic)。在正常驱动(或正常操作)期间,数据驱动电路块120使用第一控制信号dcs将数字视频数据idata'转换成用于图像显示的数据电压,并且通过数据线dl1至dlm(其中m是大于或等于2的自然数)将用于图像显示的数据电压提供给像素p。

在正常驱动期间,选通驱动电路块130使用第二控制信号gcs来产生用于图像显示的选通脉冲,并且以行顺序方式(rowsequentialmanner)通过选通线gl1至gln(其中n是大于或等于2的自然数)将用于图像显示的选通脉冲顺序地提供给像素p。

在感测驱动(或感测操作)期间,数据驱动电路块120使用第一控制信号dcs来产生用于感测的数据电压,并且通过数据线dl1至dlm将用于感测的数据电压提供给像素p。

在感测驱动期间,选通驱动电路块130使用第二控制信号gcs来产生用于感测的选通脉冲,并且以行顺序方式通过选通线gl1至gln将用于感测的选通脉冲顺序地提供给像素p。

显示面板140包括以m×n矩阵的形式布置的像素p,并且像素p中的对应像素连接到数据线dl1至dlm中的对应数据线、感测线sl1至slm中的对应感测线以及选通线gl1至gln中的对应选通线。响应于分别通过选通线gl1至gln输入的选通脉冲,像素p分别连接到数据线dl1至dlm以接收数据电压,并且分别通过感测线sl1至slm将感测信号传输到数据驱动电路块120。每个像素p包括oled。

图2是用于描述图1所示的定时控制器和源极驱动器ic之间的连接结构的图。参照图1和图2,定时控制器110可以通过线缆205和210向数据驱动电路块120传输信号(或数据),并且通过线缆205和210从数据驱动电路块120接收信号(或数据)。尽管在图2中仅示出了两条线缆205和210,但是连接在定时控制器110和数据驱动电路块120之间的线缆的数量可以根据板300和400的数量或者形成在板300和400中的每一个上的导线(或电线)的数量来确定。

数据驱动电路块120包括第一板300、第一组源极驱动器ic315-1至315-8、第二板400和第二组源极驱动器ic415-1至415-8。尽管为了便于描述,在图2中将数据驱动电路块120示为针对板300和400中的每一个包括八个源极驱动器ic,但这仅仅是一个示例,并且将要包括在板300和400中的每一个中的源极驱动器ic的数量可以变化。

在一个实施方式中,第一组源极驱动器ic315-1至315-8可以以级联方式(cascademanner)彼此连接,并且第二组源极驱动器ic415-1至415-8可以以级联方式彼此连接。

板300和400中的每一个可以实现为印刷电路板(pcb)或柔性pcb(fpcb),但是本公开不限于此。在板300和400中的每一个上另外形成导线(或电线),从而以点对点方式或级联方式连接对应的两个源极驱动器ic。

第一组源极驱动器ic315-1至315-8可以通过第一板300和线缆205向定时控制器110传输信号(或数据),并且通过第一板300和线缆205从定时控制器110接收信号(或数据),且第二组源极驱动器ic415-1至415-8可以通过第二板400和线缆210向定时控制器110传输信号(或数据),并且通过第二板400和线缆210从定时控制器110接收信号(或数据)。

第一组源极驱动器ic315-1至315-8可以分别实现为膜上芯片(cof)310-1至310-8,并且第二组源极驱动器ic415-1至415-8可以分别实现为cof410-1至410-8。

源极驱动器ic315-1至315-8和415-1至415-8分别通过数据线dl1至dlm和感测线sl1至slm连接到显示面板140中包括的像素。

图3是用于描述图2所示的定时控制器和第一组源极驱动器ic之间的连接结构的实施方式的图,并且图6是用于描述图2所示的定时控制器和第一组源极驱动器ic之间的连接结构的另一实施方式的图。

参照图3和图6,为了接收从定时控制器110输出的数据分组cedsp或cdata,源极驱动器ic315-1至315-8或315'-1至315'-8(可以统一表示为315-1至315-8)中的每一个通过板300以点对点方式连接到定时控制器110,源极驱动器ic315-1至315-8以级联方式彼此连接以传输传输感测数据(transmissionsensingdata)tdi(其中1<=i<=7)和传输时钟信号(transmissionclocksignal)oci,并且在源极驱动器ic315-1至315-8当中,将输出感测数据(outputsensingdata)od和输出时钟信号(outputsensingdata)oc输出到定时控制器110的输出源极驱动器ic(例如,第一源极驱动器ic315-1)与定时控制器110以点对点方式连接。

参照图1至图3,假设定时控制器110使用时钟嵌入数据信令(clockembeddeddatasignaling,ceds)协议来控制第一组源极驱动器ic315-1至315-8和第二组源极驱动器ic415-1至415-8。

假设定时控制器110和第二组源极驱动器ic415-1至415-8之间的操作与定时控制器110和第一组源极驱动器ic315-1至315-8之间的操作相同。因此,在下文中,为了便于描述,将仅描述定时控制器110和第一组源极驱动器ic315-1至315-8之间的操作。

传输时钟信号oci是用于传输传输感测数据tdi的时钟信号,并且输出时钟信号oc是用于传输输出感测数据od的时钟信号。每个传输时钟信号oci和每项传输感测数据tdi一起传输(或者通过同步而传输),并且输出时钟信号oc和输出感测数据od一起传输(或者通过同步而传输)。

除了第一源极驱动器ic315-1和最后一个源极驱动器ic315-8之外,根据ceds控制分组cedsp中包括的命令(或操作指令信号),源极驱动器ic315-2至315-7分别将自感测数据(self-sensingdata)传输到下一个源极驱动器ic315-1至315-6,或者分别将从前一个源极驱动器ic315-3至315-8输出的传输感测数据传输到下一个源极驱动器ic315-1至315-6。

在本文中,自感测数据是指由源极驱动器ic自身产生的感测数据,并且传输感测数据是指从其它源极驱动器ic传输的感测数据。此外,ceds控制分组cedsp中包括的命令(或操作指令信号)由定时控制器110中包括的分组生成器115产生,并且指示将要在源极驱动器ic315-1至315-8中的每一个中执行的操作是感测操作还是传输操作。

例如,当参考第二源极驱动器ic315-2时,下一个源极驱动器ic是第一源极驱动器ic315-1,并且前一个源极驱动器ic是第三源极驱动器ic315-3。此外,当参考第七源极驱动器ic315-7时,下一个源极驱动器ic是第六源极驱动器ic315-6,并且前一个源极驱动器ic是第八源极驱动器ic315-8。

第一源极驱动器ic315-1根据ceds控制分组cedsp中包括的命令,将由第一源极驱动器ic315-1产生(或感测)的自感测数据sd1作为输出感测数据od输出到定时控制器110,或者将从第二源极驱动器ic315-2输出的传输感测数据td1作为输出感测数据od输出到定时控制器110。在这种情况下,第一源极驱动器ic315-1可以将输出时钟信号oc与输出感测数据od一起传输到定时控制器110。

最后一个源极驱动器ic315-8根据ceds控制分组cedsp中包括的命令,将由最后一个源极驱动器ic315-8产生(或感测)的自感测数据sd8作为传输感测数据td7输出到第七源极驱动器ic315-7,或者将具有特定模式(pattern)的虚拟数据(dummydata)(例如,全零数据)作为传输感测数据td7输出到第七源极驱动器ic315-7,虚拟数据指示由于前一个源极驱动器ic不存在而无输出。在这种情况下,最后一个源极驱动器ic315-8将传输时钟信号oc7与传输感测数据td7一起输出到第七源极驱动器ic315-7。

参照图3和图4,当与第一源极驱动器ic315-1具有相同配置的源极驱动器ic用作最后一个源极驱动器ic315-8时,数据引脚323-1和325-1可以接地。因此,全零数据可以存储在最后一个源极驱动器ic315-8的第一缓冲器中。

在第一板300上,形成用于将从两个相邻源极驱动器ic中的一个输出的传输感测数据tdi(1<=i<=7)和传输时钟信号oci传输到这两个源极驱动器ic中的另一个的导线lw1至lw7,并且形成用于将从第一源极驱动器ic315-1输出的输出感测数据od和输出时钟信号oc传输到定时控制器110的输出导线lw0。可以根据传输的信号的数量来确定导线lw0至lw7中的每一条中包括的电线的数量。

在第二板400上,也形成用于将从两个相邻源极驱动器ic中的一个输出的传输感测数据和传输时钟信号传输到这两个源极驱动器ic中的另一个的导线,并且也形成用于将从第八源极驱动器ic415-8输出的输出感测数据和输出时钟信号传输到定时控制器110的导线。

本文描述的每个信号cedsp、tdi、oci、od、oc、cdata或aclk是指单个信号或差分信号。因此,当每个信号cedsp、tdi、oci、od、oc、cdata或aclk具有差分信号时,传输差分信号的导线(或电线)成对形成(或布置)。

图4是示出图3所示的源极驱动器ic的框图。参照图1至图4,由于假设源极驱动器ic315-1至315-8和415-1至415-8中的每一个的结构和功能是相同的,因此将参照图4详细描述两个源极驱动器ic315-1和315-2中的每一个的结构和操作。

第一源极驱动器ic315-1包括被配置为接收ceds控制分组cedsp的引脚321-1、被配置为接收输入的传输感测数据td1的引脚323-1、被配置为接收输入的传输时钟信号oc1的引脚325-1、被配置为输出输出时钟信号oc的引脚327-1、以及被配置为输出输出感测数据od的引脚329-1。

第二源极驱动器ic315-2包括被配置为接收ceds控制分组cedsp的引脚321-2、被配置为接收输入的传输感测数据td2的引脚323-2、被配置为接收输入的传输时钟信号oc2的引脚325-2、被配置为输出传输时钟信号oc1的引脚327-2、以及被配置为输出传输感测数据td1的引脚329-2。

每个引脚321-k、323-k、325-k、327-k或329-k(其中k为1或2)的数量可以被设计成适合于输入和输出信号(例如,差分信号、串行数据或并行数据)的特性。因此,每个引脚321-k、323-k、325-k、327-k或329-k可以指一个或两个或更多个引脚。每个引脚321-k、323-k、325-k、327-k或329-k可以是端口或焊盘。

第一源极驱动器ic315-1可以包括控制电路335-1、第一缓冲器340-1、包括第二缓冲器350-1的感测数据生成电路345-1以及选择器355-1。第二源极驱动器ic315-2可以包括控制电路335-2、第一缓冲器340-2、包括第二缓冲器350-2的感测数据生成电路345-2以及选择器355-2。第二缓冲器350-1或350-2可以在每个感测数据生成电路345-1或345-2的外部实现。每个缓冲器340-1,340-2,350-1或350-2可以实现为锁存器或寄存器。

当ceds控制分组cedsp是其中时钟信号和控制数据信号嵌入在数据信号之间的分组时,每个控制电路335-1或335-2可以从ceds控制分组cedsp提取时钟信号和命令。

例如,控制电路335-2通过引脚327-2和导线lw1将与输入到第二源极驱动器ic315-2的ceds控制分组cedsp中包括的时钟信号相对应的传输时钟信号oc1输出到第一源极驱动器ic315-1的引脚325-1,并且控制电路335-1通过引脚327-1和导线lw0将与输入到第一源极驱动器ic315-1的ceds控制分组cedsp中包括的时钟信号相对应的输出时钟信号oc输出到定时控制器110。因此,由于定时控制器110从最接近定时控制器110的第一源极驱动器ic315-1接收输出时钟信号oc,所以允许定时控制器110接收与ceds控制分组cedsp中包括的时钟信号相比几乎无任何偏移(skew)的输出时钟信号oc。

控制电路335-2控制将从第三源极驱动器ic315-3传输的传输感测数据td2存储在第一缓冲器340-2中的操作、通过选择器355-2将存储在第一缓冲器340-2中的传输感测数据td2传输到引脚329-2的操作、将传输时钟信号oc1传输到第一源极驱动器ic315-1的操作、通过选择器355-2将存储在第二缓冲器350-2中的自感测数据sd2传输到引脚329-2的操作、和/或感测数据生成电路345-2的用于执行产生自感测数据sd2的操作的操作。

第一缓冲器340-2接收并且存储从第三源极驱动器ic315-3传输的传输感测数据td2。

感测数据生成电路345-2基于从第二像素组140-2中包括的像素输出的感测信号来产生自感测数据sd2,并且将自感测数据sd2存储在第二缓冲器350-2中。在一个实施方式中,感测信号可以包括每个像素中包括的驱动元件(例如,驱动晶体管)的阈值电压或迁移率。由于通过感测数据生成电路345-2产生自感测数据sd2的方法是已知技术,因此将省略其详细描述。

控制电路335-2基于ceds控制分组cedsp中包括的命令产生选择信号sel。

在一个实施方式中,当选择信号sel具有第一电平(例如,低电平或数据“0”)时,选择器355-2将存储在第一缓冲器340-2中的传输感测数据td2输出到引脚329-2。当选择信号sel具有第二电平(例如,高电平或数据“1”)时,选择器355-2将存储在第二缓冲器350-2中的自感测数据sd2输出到引脚329-2。

控制电路335-1控制将从第二源极驱动器ic315-2传输的传输感测数据td1存储在第一缓冲器340-1中的操作、通过选择器355-1将存储在第一缓冲器340-1中的传输感测数据td1传输到引脚329-1的操作、将输出时钟信号oc传输到定时控制器110的操作、通过选择器355-1将存储在第二缓冲器350-1中的自感测数据sd1传输到引脚329-1的操作、和/或感测数据生成电路345-1的用于执行产生自感测数据sd1的操作的操作。

第一缓冲器340-1接收并且存储从第二源极驱动器ic315-2传输的传输感测数据td1。

感测数据生成电路345-1基于从第一像素组140-1中包括的像素输出的感测信号产生自感测数据sd1,并且将自感测数据sd1存储在第二缓冲器350-1中。

控制电路335-1基于ceds控制分组cedsp中包括的命令产生选择信号sel。

当选择信号sel具有第一电平时,选择器355-1将存储在第一缓冲器340-1中的传输感测数据td1输出到引脚329-1。当选择信号sel具有第二电平时,选择器355-1将存储在第二缓冲器350-1中的自感测数据sd1输出到引脚329-1。

由于源极驱动器ic315-3至315-8中的每一个的结构和操作与第一源极驱动器ic315-1的结构和操作或第二源极驱动器ic315-2的结构和操作相同,因此将省略对源极驱动器ic315-3至315-8中的每一个的操作的描述。

图5是用于描述图3所示的第一组源极驱动器ic的感测数据传输操作的图。

参照图1至图5,对于感测操作,定时控制器110的分组生成器115产生包括指示执行感测操作的命令(例如,感测命令)的ceds控制分组cedsp,并且将ceds控制分组cedsp传输到源极驱动器ic315-1至315-8中的每一个。

源极驱动器ic315-1至315-8中的每一个的控制电路产生与ceds控制分组cedsp中包括的感测命令相对应的控制信号。源极驱动器ic315-11至315-8中的每一个的感测数据生成电路响应于控制信号而从连接(或分配)到源极驱动器ic315-1至315-8中的每一个的每个像素组中包括的像素接收感测信号,产生与感测信号相对应的感测数据(例如,自感测数据),并且将自感测数据存储在源极驱动器ic315-1至315-8中的每一个的第二缓冲器中。

例如,源极驱动器ic315-1至315-8的第二缓冲器分别存储自感测数据sd1至sd8。

定时控制器110的分组生成器115产生包括指示传输操作的命令(例如,传输命令)的ceds控制分组cedsp,并且将ceds控制分组cedsp传输到源极驱动器ic315-1至315-8中的每一个。

在第一传输操作to1中,源极驱动器ic315-1至315-8中的每一个的控制电路基于ceds控制分组cedsp中包括的传输命令而产生具有第二电平的选择信号,并且因此源极驱动器ic315-1至315-8的选择器将分别存储在源极驱动器ic315-1至315-8的第二缓冲器中的自感测数据sd1至sd8分别输出到其它装置(定时控制器110和源极驱动器ic315-1至315-7)。

在第一传输操作to1中,第一源极驱动器ic315-1将存储在第一源极驱动器ic315-1的第二缓冲器350-1中的自感测数据sd1作为输出感测数据od传输到定时控制器110,并且源极驱动器ic315-2至315-8将分别存储在其第二缓冲器中的自感测数据sd2至sd8分别传输到相邻源极驱动器ic315-1至315-7。因此,相邻源极驱动器ic315-1至315-7分别在其第一缓冲器中存储分别从源极驱动器ic315-2至315-8的第二缓冲器输出的传输感测数据td1=sd2、td2=sd3、td3=sd4、td4=sd5、td5=sd6、td6=sd7和td7=sd8。由于最后一个源极驱动器ic315-8的引脚(对应于引脚323-1和引脚325-1的引脚)接地,因此全零数据az可以存储在最后一个源极驱动器ic315-8的第一缓冲器中。

在第二传输操作to2中,源极驱动器ic315-1至315-8中的每一个的控制电路基于ceds控制分组cedsp中包括的传输命令产生具有第一电平的选择信号,并且因此源极驱动器ic315-1至315-8的选择器将分别存储在源极驱动器ic315-1至315-8的第一缓冲器中的自感测数据sd2至sd8和az分别输出到其它装置(定时控制器110和源极驱动器ic315-1至315-7)。

在第二传输操作to2中,第一源极驱动器ic315-1将存储在第一源极驱动器ic315-1的第一缓冲器340-1中的感测数据sd2作为输出感测数据od传输到定时控制器110,并且源极驱动器ic315-2至315-8将分别存储在其第一缓冲器中的感测数据td1=sd3、td2=sd4、td3=sd5、td4=sd6、td5=sd7、td6=sd8和td7=az分别传输到相邻源极驱动器icic315-1至315-7。因此,相邻源极驱动器ic315-1至315-7分别在其第一缓冲器中存储分别从源极驱动器ic315-2至315-8的第一缓冲器输出的感测数据td1=sd3、td2=sd4、td3=sd5、td4=sd6、td5=sd7、td6=sd8和td7=az。

在第三传输操作to3中,第一源极驱动器ic315-1将存储在第一源极驱动器ic315-1的第一缓冲器340-1中的感测数据sd3作为输出感测数据od传输到定时控制器110,并且源极驱动器ic315-2至315-8将分别存储在其第一缓冲器中的感测数据分别传输到相邻源极驱动器ic315-1至315-7。因此,相邻源极驱动器ic315-1至315-7分别在其第一缓冲器中存储分别从源极驱动器ic315-2至315-8的第一缓冲器输出的感测数据td1=sd4、td2=sd5、td3=sd6、td4=sd7、td5=sd8、td6=az和td7=az。

在第四传输操作to4中,第一源极驱动器ic315-1通过如上所述以点对点(或级联)方式在源极驱动器ic之间执行的传输感测数据移位操作而接收由第四源极驱动器ic315-4产生的自感测数据sd4,并且将自感测数据sd4作为输出感测数据od传输到定时控制器110。在第五传输操作to5中,第一源极驱动器ic315-1接收由第五源极驱动器ic315-5产生的自感测数据sd5,并且将自感测数据sd5作为输出感测数据od传输到定时控制器110,并且在第六传输操作to6中,第一源极驱动器ic315-1接收由第六源极驱动器ic315-6产生的自感测数据sd6,并且将自感测数据sd6作为输出感测数据od传输到定时控制器110。在第七传输操作to7中,第一源极驱动器ic315-1接收由第七源极驱动器ic315-7产生的自感测数据sd7,并且将自感测数据sd7作为输出感测数据od传输到定时控制器110,并且在第八传输操作to8中,第一源极驱动器ic315-1接收由第八源极驱动器ic315-8产生的自感测数据sd8,并且将自感测数据sd8作为输出感测数据od传输到定时控制器110。

如参照图1至图5所述,通过第一传输操作to1将由第八源极驱动器ic315-8产生的第八感测数据(sd8=td7)通过第七导线lw7传输到第七源极驱动器ic315-7,通过第二传输操作to2将传输到第七源极驱动器ic315-7的第八感测数据(sd8=td6)通过第六导线lw6传输到第六源极驱动器ic315-6,通过第三传输操作to3将传输到第六源极驱动器ic315-6的第八感测数据(sd8=td5)通过第五导线lw5传输到第五源极驱动器ic315-5,通过第四传输操作to4将传输到第五源极驱动器ic315-5的第八感测数据(sd8=td4)通过第四导线lw4传输到第四源极驱动器ic315-4,通过第五传输操作to5将传输到第四源极驱动器ic315-4的第八感测数据(sd8=td3)通过第三导线lw3传输到第三源极驱动器ic315-3,通过第六传输操作to6将传输到第三源极驱动器ic315-3的第八感测数据(sd8=td2)通过第二导线lw2传输到第二源极驱动器ic315-2,通过第七传输操作to7将传输到第二源极驱动器ic315-2的第八感测数据(sd8=td1)通过第一导线lw1传输到第一源极驱动器ic315-1,并且通过第八传输操作to8将传输到第一源极驱动器ic315-1的第八感测数据(sd8=od)通过输出导线lw0传输到定时控制器110。

由于每项感测数据sd1、sd2、sd3、sd4、sd5、sd6或sd7通过一个或两个或更多个传输操作而传输到第一源极驱动器ic315-1并且然后通过输出导线lw0传输到定时控制器110的过程类似于第八感测数据sd8通过其它源极驱动器ic315-2至315-7传输到第一源极驱动器ic315-1并且然后通过输出导线lw0传输到定时控制器110的过程,因此将省略其详细描述。

通过上述过程,第一源极驱动器ic315-1通过输出导线lw0将所有感测数据sd1至sd8顺序地传输到定时控制器110。

同时,当将输出感测数据od传输到定时控制器110时,可以将定时控制器110视为从设备(或处于从状态),并且可以将源极驱动器ic315-1至315-8中的每一个视为主设备(或处于主状态)。在这种情况下,由于在源极驱动器ic315-1至315-8中有八个主设备,因此至少一个未传输感测数据的源极驱动器ic应当指示其未输出感测数据。

在一个实施方式中,在源极驱动器ic315-1至315-8中,未传输感测数据的源极驱动器ic可以清除其第一缓冲器340-i和第二缓冲器350-i,或者使选择器355-i输出预定电平的值(例如,“0”)以指示源极驱动器ic未输出感测数据。

如上所述,根据本公开,由于定时控制器110仅通过源极驱动器ic315-1至315-8中的第一源极驱动器ic315-1来接收源极驱动器ic315-1至315-8中的每一个的感测数据和时钟信号,因此不需要执行用于匹配时钟信号的相位的另外的调谐操作,这不同于从每个源极驱动器ic接收感测数据和时钟信号并且因此需要执行调谐操作以匹配源极驱动器ic的时钟信号的相位的传统定时控制器,从而简化定时控制器110的逻辑设计。

图6是用于描述图2所示的定时控制器和第一组源极驱动器ic之间的连接结构的另一实施方式的图。

参照图1、图2和图6,假设定时控制器110使用数据分组cdata和参考时钟信号aclk来控制第一组源极驱动器ic315′-1至315′-8和第二组源极驱动器ic(即,它们以与图2所示的第二组源极驱动器ic415-1至415-8相同的方式布置)。

第一组中的源极驱动器ic315′-1至315′-8中的每一个的操作类似于第二组中的源极驱动器ic315′-1至315′-8中的每一个的操作,因此将省略对第二组中的源极驱动器ic中的每一个的操作的描述。

当数据分组cdata不是遵循ceds协议的数据分组时,传输数据分组cdata需要参考时钟信号aclk。参考时钟信号aclk是指当定时控制器110传输数据分组cdata时使用的时钟信号,并且输出时钟信号oc是指当传输输出感测数据od时使用的时钟信号。

为了便于描述,将参照图6和图7描述定时控制器110和第一组源极驱动器ic315′-1至315′-8的操作。假设定时控制器110和第二组源极驱动器ic(具有与图2的源极驱动器ic415-1至415-8相同的布置的源极驱动器ic)的操作与定时控制器110和第一组源极驱动器ic315′-1至315′-8的操作相同。

除了第一源极驱动器ic315'-1和最后一个源极驱动器ic315'-8之外,源极驱动器ic315'-2至315'-7根据数据分组cdata中包括的命令,分别将自感测数据传输到下一个源极驱动器ic315'-1至315'-6,或者分别将从前一个源极驱动器ic315'-3至315'-8输出的传输感测数据传输到下一个源极驱动器ic315'-1至315'-6。如上所述,指示执行感测操作或传输操作的命令可以由定时控制器110中包括的分组生成器115产生。

例如,当参考第二源极驱动器ic315'-2时,下一个源极驱动器ic是第一源极驱动器ic315'-1,并且前一个源极驱动器ic是第三源极驱动器ic315'-3。

第一源极驱动器ic315'-1根据数据分组cdata中包括的命令,将由第一源极驱动器ic315'-1产生(或感测)的自感测数据作为输出感测数据od输出到定时控制器110,或者将从第二源极驱动器ic315'-2传输的传输感测数据td1作为输出感测数据od输出到定时控制器110。在这种情况下,第一源极驱动器ic315'-1可以将输出时钟信号oc与输出感测数据od一起传输到定时控制器110。

最后一个源极驱动器ic315'-8根据数据分组cdata中包括的命令,将由最后一个源极驱动器ic315'-8产生(或感测)的自感测数据sd8作为传输感测数据td7输出到第七源极驱动器ic315'-7,或者将具有特定模式(例如,全零)的数据(因为前一个源极驱动器ic不存在)作为传输感测数据td7输出到第七源极驱动器ic315'-7。在这种情况下,最后一个源极驱动器ic315'-8将传输时钟信号oc7与传输感测数据td7一起输出到第七源极驱动器ic315'-7。

参照图6和图7,当与第一源极驱动器ic315'-1具有相同的配置的源极驱动器ic用作最后一个源极驱动器ic315'-8时,图7中的引脚323-1和325-1可以接地。

图7示出了图6所示的源极驱动器ic的框图。

参照图1、图2、图6和图7,由于假设源极驱动器ic315’-1至315’-8中的每一个的结构和功能相同,因此将详细描述两个源极驱动器ic315'-1和315'-2的结构和操作。

第一源极驱动器ic315'-1包括被配置为接收包括命令的数据分组cdata的引脚321-1a、被配置为接收参考时钟信号aclk的引脚322-1a、被配置为接收输入传输感测数据td1的引脚323-1、被配置为接收输入传输时钟信号oc1的引脚325-1、被配置为输出输出时钟信号oc的引脚327-1以及被配置为输出输出感测数据od的引脚329-1。

第二源极驱动器ic315'-2包括被配置为接收包括命令的数据分组cdata的引脚321-2a、被配置为接收参考时钟信号aclk的引脚322-2a、被配置为接收输入传输感测数据td2的引脚323-2、被配置为接收输入传输时钟信号oc2的引脚325-2、被配置为输出传输时钟信号oc1的引脚327-2以及被配置为输出传输感测数据td1的引脚329-2。

每个引脚321-ka、322-ka、323-k、325-k、327-k或329-k(其中k是1或2)的数量可以被设计成适合于输入和输出信号(例如,差分信号、串行数据或并行数据)的特性。因此,每个引脚321-ka、322-ka、323-k、325-k、327-k或329-k可以指一个或两个或更多个引脚。每个引脚321-ka、322-ka、323-k、325-k、327-k或329-k可以是端口或焊盘。

第一源极驱动器ic315′-1可以包括控制电路335-1a、第一缓冲器340-1、包括第二缓冲器350-1的感测数据生成电路345-1以及选择器355-1。第二源极驱动器ic315'-2可以包括控制电路335-2a、第一缓冲器340-2、包括第二缓冲器350-2的感测数据生成电路345-2以及选择器355-2。

控制电路335-1a可以从数据分组cdata提取命令,并且可以使用参考时钟信号aclk来确定输出时钟信号oc。此外,控制电路335-2a可以从数据分组cdata提取命令,并且可以使用参考时钟信号aclk来确定传输时钟信号oc1。

控制电路335-2a通过引脚327-2向第一源极驱动器ic315’-1的引脚325-1输出传输时钟信号oc1,并且控制电路335-1a通过引脚327-1向定时控制器110输出输出时钟信号oc。

控制电路335-2a控制将从第三源极驱动器ic315’-3输出的传输感测数据td2存储在第一缓冲器340-2中的操作、通过选择器355-2将存储在第一缓冲器340-2中的传输感测数据td2传输到引脚329-2的操作、将传输时钟信号oc1传输到第一源极驱动器ic315’-1的操作、通过选择器355-2将存储在第二缓冲器350-2中的自感测数据sd2传输到引脚329-2的操作、和/或感测数据生成电路345-2的用于执行产生自感测数据sd2的操作的操作。

第一缓冲器340-2接收并且存储从第三源极驱动器ic315'-3输出的传输感测数据td2。

感测数据生成电路345-2基于从第二像素组140-2中包括的像素输出的感测信号而产生自感测数据sd2,并且将自感测数据sd2存储在第二缓冲器350-2中。

控制电路335-2a基于数据分组cdata中包括的命令而产生选择信号sel。

当选择信号sel具有第一电平时,选择器355-2将存储在第一缓冲器340-2中的传输感测数据td2输出到引脚329-2。当选择信号sel具有第二电平时,选择器355-2将存储在第二缓冲器350-2中的自感测数据sd2输出到引脚329-2。

控制电路335-1a控制将从第二源极驱动器ic315'-2传输的传输感测数据td1存储在第一缓冲器340-1中的操作、通过选择器355-1将存储在第一缓冲器340-1中的传输感测数据td1传输到引脚329-1的操作、将输出时钟信号oc传输到定时控制器110的操作、通过选择器355-1将存储在第二缓冲器350-1中的自感测数据sd1传输到引脚329-1的操作、和/或感测数据生成电路345-1的用于执行产生自感测数据sd1的操作的操作。

第一缓冲器340-1接收并且存储从第二源极驱动器ic315'-2传输的传输感测数据td1。

感测数据生成电路345-1基于从第一像素组140-1中包括的像素输出的感测信号而产生自感测数据sd1,并且将自感测数据sd1存储在第二缓冲器350-1中。

控制电路335-1a基于数据分组cdata中包括的命令而产生选择信号sel。

当选择信号sel具有第一电平时,选择器355-1将存储在第一缓冲器340-1中的传输感测数据td1输出到引脚329-1。当选择信号sel具有第二电平时,选择器355-1将存储在第二缓冲器350-1中的自感测数据sd1输出到引脚329-1。

由于源极驱动器ic315’-3至315’-8中的每一个的结构和操作与第一源极驱动器ic315'-1的结构和操作或第二源极驱动器ic315'-2的结构和操作相同,因此将省略源极驱动器ic315’-3至315’-8中的每一个的操作的描述。

图8是示出根据本公开实施方式的包括定时控制器和源极驱动器ic的显示装置的操作的流程图。

参照图1至图8,对于感测操作,定时控制器110的分组生成器115产生包括指示执行感测操作的感测命令的分组cedsp或cdata,并且将分组发送到每个源极驱动器ic(s110)。

每个源极驱动器ic的控制电路产生与分组cedsp或cdata中包括的感测命令相对应的控制信号,并且每个源极驱动器ic的感测数据生成电路响应于控制信号而从连接(或分配)到每个源极驱动器ic的每个像素组中包括的像素接收感测信号,产生与感测信号相对应的感测数据(例如,自感测数据),并且将自感测数据存储在每个源极驱动器ic的第二缓冲器中(s120)。

定时控制器110的分组生成器115产生包括指示传输操作的传输命令的分组cedsp或cdata,并且将分组发送到每个源极驱动器ic(s130)。

如参照图5所述,每个源极驱动器ic在第一传输操作to1中基于分组cedsp或cdata中包括的传输命令而将自感测数据传输到下一个源极驱动器ic,并且在每个传输操作to2、to3、……、或to7中基于分组cedsp或cdata中包括的传输命令而将从前一个源极驱动器ic传输的传输感测数据传输到下一个源极驱动器ic(s140和在s150中为“否”的情况)。

在最后的传输操作to8中,每个源极驱动器ic将从前一个源极驱动器ic传输的传输感测数据传输到下一个源极驱动器ic(s140和s150中为“是”的情况),并且结束传输操作(s160)。

根据本公开,定时控制器通过一些源极驱动器ic接收多个源极驱动器ic的感测数据,这与从每个源极驱动器ic接收感测数据并且因此需要执行调谐操作以匹配从源极驱动器ic输出的时钟信号的相位的传统定时控制器不同,因此具有不需要执行用于匹配时钟信号相位的另外的调谐操作的效果。

此外,根据本公开,由于多个源极驱动器ic中的仅一些源极驱动器ic将时钟信号和感测数据传输到定时控制器,因此与形成在传统显示装置的板上的导线的数量相比,能够减少形成在显示装置的板上以向定时控制器传输时钟信号和感测数据的导线的数量,从而具有能够减小显示装置的板的尺寸的效果。

此外,根据本公开,由于形成在板上的导线的数量与形成在传统的板中的导线的数量相比减少,因此能够减少连接在板和定时控制器之间的线缆中包括的导线的数量,从而具有能够减小线缆的尺寸的效果。

相关申请的交叉引用

本申请要求于2020年1月31日提交的韩国专利申请no.10-2020-0011453的权益,其通过引用结合于此,如同在此完全阐述一样。


技术特征:

1.一种源极驱动器ic,该源极驱动器ic包括:

第一缓冲器,从第一源极驱动器ic传输的第一感测数据存储在所述第一缓冲器中;

感测数据生成电路,所述感测数据生成电路被配置为感测每个像素中包括的驱动元件的特性并且产生第二感测数据;

第二缓冲器,所述第二感测数据存储在所述第二缓冲器中;

控制电路,所述控制电路被配置为响应于操作命令而产生选择信号;以及

选择器,所述选择器被配置为响应于所述选择信号而将存储在所述第一缓冲器中的所述第一感测数据和存储在所述第二缓冲器中的所述第二感测数据中的一个传输到第二源极驱动器ic。

2.根据权利要求1所述的源极驱动器ic,该源极驱动器ic还包括:

第一引脚,所述第一引脚被配置为接收所述第一感测数据;

第二引脚,所述第二引脚被配置为接收与所述第一感测数据的传输相关的第一时钟信号;

第三引脚,所述第三引脚连接到所述选择器的输出端子以将所述第一感测数据和所述第二感测数据中的一个传输到所述第二源极驱动器ic;以及

第四引脚,所述第四引脚被配置为将与所述第二感测数据的传输相关的第二时钟信号传输到所述第二源极驱动器ic。

3.根据权利要求2所述的源极驱动器ic,该源极驱动器ic还包括时钟嵌入数据信令ceds控制分组接收引脚,所述ceds控制分组接收引脚被配置为接收包括所述操作命令并且从定时控制器输出的ceds控制分组。

4.根据权利要求2所述的源极驱动器ic,其中,根据遵循ceds协议的ceds控制分组中包括的时钟信号来确定所述第二时钟信号。

5.根据权利要求2所述的源极驱动器ic,该源极驱动器ic还包括:

数据分组接收引脚,所述数据分组接收引脚被配置为接收包括所述操作命令并且从定时控制器输出的数据分组(cdata);以及

参考时钟接收引脚,所述参考时钟接收引脚被配置为接收从所述定时控制器输出并且与所述数据分组(cdata)的传输相关的参考时钟信号(aclk)。

6.根据权利要求5所述的源极驱动器ic,其中,所述控制电路根据所述参考时钟信号(aclk)而产生所述第二时钟信号。

7.一种显示装置,该显示装置包括数据驱动电路块,所述数据驱动电路块包括多个源极驱动器ic,所述多个源极驱动器ic各自被配置为感测每个像素中包括的驱动元件的特性并且获得感测数据,

其中,所述多个源极驱动器ic中的每一个包括:第一源极驱动器ic,所述第一源极驱动器ic连接到第一像素并且被配置为当从定时控制器接收到第一传输命令时将通过感测所述第一像素中包括的驱动元件的特性而获得的第一感测数据传输到所述定时控制器,以及

第二源极驱动器ic,所述第二源极驱动器ic连接到第二像素并且被配置为当接收到所述第一传输命令时将通过感测所述第二像素中包括的驱动元件的特性而获得的第二感测数据传输到所述第一源极驱动器ic。

8.根据权利要求7所述的显示装置,其中,

当从所述定时控制器接收到第二传输命令时,所述第一源极驱动器ic将从所述第二源极驱动器ic接收的所述第二感测数据传输到所述定时控制器,并且

当接收到所述第二传输命令时,所述第二源极驱动器ic将从第三源极驱动器ic接收的第三感测数据或虚拟数据传输到所述第一源极驱动器ic。

9.根据权利要求7所述的显示装置,其中,所述多个源极驱动器ic以级联方式连接以用于传输所述感测数据。

10.根据权利要求7所述的显示装置,其中,所述数据驱动电路块还包括连接到所述第一源极驱动器ic和所述第二源极驱动器ic的板,

其中,所述板包括第一导线和第二导线,所述第一导线用于将从所述第二源极驱动器ic传输的所述第二感测数据传输到所述第一源极驱动器ic,所述第二导线用于将从所述第二源极驱动器ic输出并且与所述第二感测数据的传输相关的时钟信号传输到所述第一源极驱动器ic。

11.根据权利要求8所述的显示装置,该显示装置还包括定时控制器,所述定时控制器被配置为产生控制命令并且将所述控制命令传输到所述多个源极驱动器ic,所述控制命令包括用于使所述多个源极驱动器ic获得所述感测数据的感测命令、所述第一传输命令和所述第二传输命令中的一个。

12.根据权利要求11所述的显示装置,其中,

所述定时控制器以遵循时钟嵌入数据信令ceds协议的控制分组的形式产生所述控制命令,并且

所述多个源极驱动器ic将输出时钟信号与所述感测数据一起输出,所述输出时钟信号基于所述控制分组中包括的时钟信号而确定。

13.根据权利要求11所述的显示装置,其中,所述定时控制器以数据分组(cdata)的形式产生所述控制命令,并且以点对点方式将与所述数据分组(cdata)的传输相关的参考时钟信号(aclk)传输到所述多个源极驱动器ic。

14.根据权利要求13所述的显示装置,其中,所述多个源极驱动器ic根据所述参考时钟信号(aclk)产生与所述感测数据的传输相关的输出时钟信号,并且使用所述输出时钟信号输出所述感测数据。

15.根据权利要求11所述的显示装置,其中,

所述定时控制器以点对点方式连接到所述多个源极驱动器ic,以向所述多个源极驱动器ic传输所述控制命令,并且

所述第一源极驱动器ic以点对点方式连接到所述定时控制器,以向所述定时控制器传输所述第一感测数据。

16.一种操作显示装置的方法,该显示装置包括定时控制器、连接到第一像素组的第一源极驱动器ic以及连接到第二像素组的第二源极驱动器ic,该方法包括以下步骤:

响应于从所述定时控制器输出的感测命令,由所述第一源极驱动器ic通过感测所述第一像素组中包括的像素来产生第一感测数据,并且由所述第二源极驱动器ic通过感测所述第二像素组中包括的像素来产生第二感测数据;

响应于从所述定时控制器输出的第一传输命令,通过所述第一源极驱动器ic将所述第一感测数据传输到所述定时控制器,并且通过所述第二源极驱动器ic将所述第二感测数据传输到所述第一源极驱动器ic;以及

响应于从所述定时控制器输出的第二传输命令,通过所述第一源极驱动器ic将从所述第二源极驱动器ic传输的所述第二感测数据传输到所述定时控制器。

17.根据权利要求16所述的方法,该方法还包括以下步骤:

通过所述第一源极驱动器ic根据从所述定时控制器输出的参考时钟信号产生与所述第一感测数据的传输相关的第一时钟信号,并且将所述第一时钟信号和所述第一感测数据传输到所述定时控制器;以及

通过所述第二源极驱动器ic根据所述参考时钟信号产生与所述第二感测数据的传输相关的第二时钟信号,并且将所述第二时钟信号和所述第二感测数据传输到所述第一源极驱动器ic。

技术总结
源极驱动器集成电路、显示装置和操作显示装置的方法。提供了一种根据本公开的源极驱动器集成电路IC,该源极驱动器IC包括:第一缓冲器,其中存储从第一源极驱动器IC传输的第一感测数据;感测数据生成电路,其被配置为感测每个像素中包括的驱动元件的特性并且产生第二感测数据;第二缓冲器,其中存储第二感测数据;控制电路,其被配置为响应于操作命令而产生选择信号;以及选择器,其被配置为响应于选择信号而将存储在第一缓冲器中的第一感测数据和存储在第二缓冲器中的第二感测数据中的一个传输到第二源极驱动器IC。

技术研发人员:权有珍;金相权;洪唱成;吴坪根;郭埈澔
受保护的技术使用者:硅工厂股份有限公司
技术研发日:2021.01.06
技术公布日:2021.08.03

转载请注明原文地址:https://doc.8miu.com/read-5361.html

最新回复(0)