阵列基板、显示面板和显示设备的制作方法

专利2022-05-09  84


本申请涉及显示
技术领域
,尤其涉及一种阵列基板、显示面板和显示设备。
背景技术
:如图1,在双栅像素阵列中,水平方向相邻两个像素单元共用一条数据线source,竖直方向上相邻两个像素单元之间设置两条扫描线gate;相较于相邻两个像素单元之间仅设置一条数据线和一条扫描线的传统像素阵列中,采用前述的双栅像素阵列可以减少一半数据线,同时增加一倍的数量的扫描线。由于扫描线gate数量增加一倍,在每秒画面刷新频率不变的情况下,每一行像素打开时间缩短,由信号延迟带来的像素充电差异就会变得明显。由于同一条数据线source两侧像素驱动顺序不同,数据信号的延迟会使相邻像素充电差异,从而产生水平方向上明暗不一的显示缺陷。所以,需要一种新型陈列基板解决上述技术问题。申请内容本申请的主要目的是提供一种阵列基板、显示面板和显示设备,旨在解决现有双栅像素阵列中由于数据信号延迟,导致水平方向上明暗不一的技术问题。为实现上述目的,本申请提出的一种阵列基板包括:衬底基板;多对扫描线,所述扫描线沿行方向间隔设于所述衬底基板上;多条数据线,所述数据线沿列方向间隔设于所述衬底基板上;多个像素单元,所述像素单元设置在每对所述扫描线之间且呈矩形阵列分布,每条所述数据线两侧分别设有均与该条数据线连接的两列所述像素单元,每条所述数据线两侧的两个所述像素单元分别连接一对所述扫描线的两条所述扫描线,沿行方向,同一行多个所述像素单元中,间隔一个所述像素单元的两个所述像素单元连接至同一所述扫描线;沿列方向,相邻两列所述像素单元对应的存储电容的电容值不同。可选地,所述像素单元包括依次叠设于所述衬底基板上的公共电极层、绝缘层和钝化层,所述多个像素单元包括分设于所述数据线两侧的第一像素电极和第二像素电极,所述第一像素电极与对应的公共电极层之间形成第一存储电容,所述第二像素电极与对应的公共电极层之间形成第二存储电容,所述第一存储电容的电容值和所述第二存储电容的电容值不同。可选地,所述第一像素电极与其对应的所述公共电极层沿所述扫描线延伸方向的相对面积不同于所述第二像素电极与其对应的所述公共电极层沿所述扫描线延伸方向的相对面积。可选地,多个所述公共电极层沿所述扫描线延伸方向的宽度一致,所述第一像素电极沿所述扫描线延伸方向的宽度不同于所述第二像素电极沿所述扫描线延伸方向的宽度。可选地,所述第一像素电极沿所述扫描线延伸方向的宽度与所述第二像素电极沿所述扫描线延伸方向的宽度一致,与所述第一像素电极对应的所述公共电极层沿所述扫描线延伸方向的宽度不同于与所述第二像素电极对应的所述公共电极层沿所述扫描线延伸方向的宽度。可选地,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极和与其对应的所述公共电极层之间的距离不同于所述第二像素电极和与其对应的所述公共电极层之间的距离。可选地,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极和与其对应的所述公共电极层之间的所述钝化层的厚度不同于所述第二像素电极和与其对应的所述公共电极层之间的所述钝化层的厚度。可选地,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极和与其对应的所述公共电极层之间的所述绝缘层的厚度不同于所述第二像素电极和与其对应的所述公共电极层之间的所述绝缘层的厚度。可选地,沿所述扫描线的延伸方向间隔排列的所述第一像素电极和所述第二像素电极中包括红色像素电极、绿色像素电极和蓝色像素电极,所述红色像素电极、所述绿色像素电极和所述蓝色像素电极沿所述扫描线的延伸方向周期性排布。本申请还提供了一种显示面板,包括上述的阵列基板。本申请还提供了一种显示设备,包括上述的阵列基板。本申请的技术方案中,通过设置第一像素电极对应的电容的电容值小于第二像素电极对应的电容值,使得在同样时间内,第一像素电极对应的电容能充电率更高,以减小或避免第一像素电极和第二像素电极由于充电效果不同导致的明暗程度不一。附图说明为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图示出的结构获得其他的附图。图1为现有技术中阵列基板的部分结构示意图;图2为本申请实施例的阵列基板的部分结构示意图;图3为本申请实施例的阵列基板的另一部分结构示意图;图4为图3所示a部分的放大结构示意图;图5为本申请一实施例的存储电容剖面结构示意图;图6为本申请另一实施例的存储电容剖面结构示意图。本申请目的的实现、功能特点及优点将结合实施例,参照附图做进一步说明。实施例附图标号说明:标号名称标号名称1数据线3扫描线4像素单元5第一像素电极7第二像素电极9存储电容单元91公共电极层93绝缘层95钝化层具体实施方式下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。需要说明,本申请实施例中所有方向性指示(诸如上、下、左、右、前、后……)仅用于解释在某一特定姿态(如附图所示)下各部件之间的相对位置关系、运动情况等,如果该特定姿态发生改变时,则该方向性指示也相应地随之改变。另外,在本申请中如涉及“第一”、“第二”等的描述仅用于描述目的,而不能理解为指示或暗示其相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。在本申请的描述中,“多个”的含义是至少两个,例如两个,三个等,除非另有明确具体的限定。并且,本申请各个实施例之间的技术方案可以相互结合,但是必须是以本领域普通技术人员能够实现为基础,当技术方案的结合出现相互矛盾或无法实现时应当认为这种技术方案的结合不存在,也不在本申请要求的保护范围之内。本申请提供一种阵列基板。如图2所示,本申请实施例提供的阵列基板包括:衬底基板(未图示)、多对扫描线3、多条数据线1和多个像素单元4,所述扫描线3沿行方向间隔设于所述衬底基板上;所述数据线1沿列方向间隔设于所述衬底基板上;所述像素单元4设置在每对所述扫描线3之间且呈矩形阵列分布,每条所述数据线1两侧分别设有均与该条数据线1连接的两列所述像素单元4,每条所述数据线1两侧的两个所述像素单元4分别连接一对所述扫描线3的两条所述扫描线3;沿行方向,同一行多个所述像素单元4中,间隔一个所述像素单元4的两个所述像素单元4连接至同一所述扫描线3;沿列方向,相邻两列所述像素单元4对应的存储电容的电容值不同在本实施例中,数据线1沿图示中“上”至“下”方向延伸,数据线1用于提供数据信号。每条数据线1需要与分布在其两侧的像素电极和像素电极依次交替连接;沿“上”至“下”方向,一个像素单元4的起始端到尾端的方向与数据线1的数据信号传播方向相同。在图2所示的实施例中,数据信号沿“上”至“下”方向传播,从“左”至“右”像素电极阵列中,位于第一列的像素单元4,其起始端与数据线d1连接,位于第二列像素单元4,其尾端与数据线d1连接,即数据线d1连接第一列的像素单元4的起始端,再连接第二列像素单元4的尾端,依次往复。数据线d2则连接位于第三列的像素单元4和位于第四列的像素单元4,依次类推。扫描线3沿图示中“左”至“右”方向延伸,扫描线3用于提供扫描信号。每对扫描线3与任意两条相邻的数据线1交叉,形成一个子像素区域。每对扫描线3中的两条扫描线3分别与该子像素区域的像素单元4连接。像素单元4具体可以对应的彩膜基板可以是红色、绿色、蓝色等,从而形成显示红色的红色子像素r、显示绿色的绿色子像素g、显示蓝色的蓝色子像素b等,本申请不限制各像素电极最终呈现的颜色。各像素单元4位于各子像素区域内,作为各子像素的阳极。像素单元4接收相应的数据信号作为相应子像素的阳极电压。像素单元4中的公共电极层91分别与对应的像素电极形成电容,进而维持各子像素在一帧内具有持续的阳极电压。公共电极层91具体可以是多个依次间隔排列的公共走线。由于每条所述数据线1两侧分别设有均与该条数据线1连接的两列所述像素单元4,每条所述数据线1两侧的两个所述像素单元4分别连接一对所述扫描线3的两条所述扫描线3,使得同一数据线1两侧的像素单元4形成的电容充电端不同,由于同一数据线1两侧的像素单元4分别连接至不同的扫描线3,导致充电的电容的效果不同。在本申请中,通过设置数据线1两侧的两个所述像素单元4对应的存储电容的电容值不同,使得在同样时间内,一个像素单元4对应的存储电容的充电率比另一像素单元4对应的存储电容的充电率高,以减小或避免两个像素电极由于充电效果不同导致的明暗程度不一。请结合参阅图5,所述像素单元4包括依次叠设于所述衬底基板上的公共电极层91、绝缘层93和钝化层95,所述多个像素单元4包括分设于所述数据线1两侧的第一像素电极5和第二像素电极7,所述第一像素电极5与对应的公共电极层91层之间形成第一存储电容,所述第二像素电极7与对应的公共电极层91层之间形成第二存储电容,所述第一存储电容的电容值和所述第二存储电容的电容值不同。即在阵列基板中,第一像素电极5排成多个列队,第二像素电极7排成多个列队,第一像素电极5排成的列队,与第二像素电极7排成的列队依次交替。请结合参阅图3和图4,所述第一像素电极5与其对应的所述公共电极层91沿所述扫描线3延伸方向的相对面积不同于所述第二像素电极7与其对应的所述公共电极层91沿所述扫描线3延伸方向的相对面积。由于c=εs/d,其中,c为电容值,ε为两极板间介质层相对介电常数,s为两极板的正对面积,d为两极板之间的距离。通过改变第一像素电极5和公共电极层91的相对面积、以及第二像素电极7和公共电极层91的相对面积,从而改变第一像素电极5对应的电容和第二像素电极7对应的电容。具体可以是,第一像素电极5形成的第一存储电容小于第二像素电极7形成的第二存储电容,也可以是第一像素电极5形成的第一存储电容大于第二像素电极7形成的第二存储电容。仅需要保证沿扫描线3的启动顺序,同一数据线1两侧数据信号延迟的像素单元4的存储电容值较小。在一实施例中,多个所述公共电极层91沿所述扫描线3延伸方向的宽度一致,所述第一像素电极5沿所述扫描线3延伸方向的宽度不同于所述第二像素电极7沿所述扫描线3延伸方向的宽度。通过改变第一像素电极5和第二像素电极7的宽度d1,从而改变第一像素电极5和公共电极层91的相对面积、以及第二像素电极7和公共电极层91的相对面积。在另一实施例中,所述第一像素电极5沿所述扫描线3延伸方向的宽度与所述第二像素电极7沿所述扫描线3延伸方向的宽度一致,与所述第一像素电极5对应的所述公共电极层91沿所述扫描线3延伸方向的宽度不同于与所述第二像素电极7对应的所述公共电极层91沿所述扫描线3延伸方向的宽度。通过改变与第一像素电极5和第二像素电极7相对的公共电极层91的宽度d1,从而改变第一像素电极5和公共电极层91的相对面积、以及第二像素电极7和公共电极层91的相对面积。请参阅图5,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极5和与其对应的所述公共电极层91之间的距离不同于所述第二像素电极7和与其对应的所述公共电极层91之间的距离。为简化描述语言,如无特别说明,以下a和b之间的间隔距离,均以沿垂直于所述陈列基板所在平面的方向为例。本领域技术人员可以理解的是,公共电极层91为导电层,公共电极层91分别与所述第一像素电极5和所述第二像素电极7形成电容。即改变公共电极层91和所述第一像素电极5的间隔距离或改变公共电极层91和所述第二像素电极7的间隔距离,即可调节对应形成电容的电容值大小。在本申请中具体可以通过改变设置在公共电极层91和第一像素电极5之间的各层结构的厚度,以改变公共电极层91与所述第一像素电极5间隔距离,从而改变第一像素电极5对应的电容的电容值大小;或改变设置在公共电极层91和第二像素电极7之间各层结构的厚度,以改变公共电极层91与所述第二像素电极7间隔距离,从而改变第二像素电极7对应的电容的电容值大小。在一实施例中,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极5和与其对应的所述公共电极层91之间的所述钝化层95的厚度不同于所述第二像素电极7和与其对应的所述公共电极层91之间的所述钝化层95的厚度。图5中,公共电极层91和所述第一像素电极5的间隔距离d2大于公共电极层91和所述第二像素电极7的间隔距离d2。请参与图6,在另一实施例中,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极5和与其对应的所述公共电极层91之间的所述绝缘层93的厚度不同于所述第二像素电极7和与其对应的所述公共电极层91之间的所述绝缘层93的厚度。图6中,公共电极层91和所述第一像素电极5的间隔距离d3大于公共电极层91和所述第二像素电极7的间隔距离d3。通过改变绝缘层93或钝化层95的厚度,从而改变公共电极层91与所述第一像素电极5的间隔距离,或改变公共电极层91与所述第二像素电极7的间隔距离,从而改变第一像素电极5对应的电容或第二像素电极7对应的电容的电容值大小。请参阅图2,沿所述扫描线3的延伸方向间隔排列的所述第一像素电极5和所述第二像素电极7通过不同颜色的彩膜基板显示红色、绿色和蓝色,所述显示红色的像素电极、显示绿色的像素电极和显示蓝色的像素电极沿所述扫描线3的延伸方向周期性排布。在本实施例中,三种颜色分别为红、绿和蓝,本领域技术人员可以根据需要设置更多其它颜色。本申请还提供了一种显示面板,包括如上述的阵列基板。该显示面板的具体结构参照上述实施例,由于本显示装置采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。显示面板可以应用于手机、电视、笔记本、显示器等各类电子信息产品上,其可以但不限于为液晶显示面板。本领域技术人员可以理解的是,显示面板还包括彩膜基板以及液晶层。彩膜基板与阵列基板相对设置。液晶层位于彩膜基板与阵列基板之间。本申请还提供了一种显示设备,包括如上述的阵列基板。显示设备的具体结构参照上述实施例,由于本显示设备采用了上述所有实施例的全部技术方案,因此至少具有上述实施例的技术方案所带来的所有有益效果,在此不再一一赘述。以上仅为本申请的优选实施例,并非因此限制本申请的专利范围,凡是在本申请的构思下,利用本申请说明书及附图内容所作的等效结构变换,或直接/间接运用在其他相关的
技术领域
均包括在本申请的专利保护范围内。当前第1页1 2 3 
技术特征:

1.一种阵列基板,其特征在于,包括:

衬底基板;

多对扫描线,所述扫描线沿行方向间隔设于所述衬底基板上;

多条数据线,所述数据线沿列方向间隔设于所述衬底基板上;

多个像素单元,所述像素单元设置在每对所述扫描线之间且呈矩形阵列分布,每条所述数据线两侧分别设有均与该条数据线连接的两列所述像素单元,每条所述数据线两侧的两个所述像素单元分别连接一对所述扫描线的两条所述扫描线,沿行方向,同一行多个所述像素单元中,间隔一个所述像素单元的两个所述像素单元连接至同一所述扫描线;

沿列方向,相邻两列所述像素单元对应的存储电容的电容值不同。

2.根据权利要求1所述的阵列基板,其特征在于,所述像素单元包括依次叠设于所述衬底基板上的公共电极层、绝缘层和钝化层,所述多个像素单元包括分设于所述数据线两侧的第一像素电极和第二像素电极,所述第一像素电极与对应的公共电极层之间形成第一存储电容,所述第二像素电极与对应的公共电极层之间形成第二存储电容,所述第一存储电容的电容值和所述第二存储电容的电容值不同。

3.根据权利要求2所述的阵列基板,其特征在于,所述第一像素电极与其对应的所述公共电极层沿所述扫描线延伸方向的相对面积不同于所述第二像素电极与其对应的所述公共电极层沿所述扫描线延伸方向的相对面积。

4.根据权利要求3所述的阵列基板,其特征在于,多个所述公共电极层沿所述扫描线延伸方向的宽度一致,所述第一像素电极沿所述扫描线延伸方向的宽度不同于所述第二像素电极沿所述扫描线延伸方向的宽度。

5.根据权利要求3所述的阵列基板,其特征在于,所述第一像素电极沿所述扫描线延伸方向的宽度与所述第二像素电极沿所述扫描线延伸方向的宽度一致,与所述第一像素电极对应的所述公共电极层沿所述扫描线延伸方向的宽度不同于与所述第二像素电极对应的所述公共电极层沿所述扫描线延伸方向的宽度。

6.根据权利要求2所述的阵列基板,其特征在于,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极和与其对应的所述公共电极层之间的距离不同于所述第二像素电极和与其对应的所述公共电极层之间的距离。

7.根据权利要求6所述的阵列基板,其特征在于,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极和与其对应的所述公共电极层之间的所述钝化层的厚度不同于所述第二像素电极和与其对应的所述公共电极层之间的所述钝化层的厚度。

8.根据权利要求6所述的阵列基板,其特征在于,沿垂直于所述陈列基板所在平面的方向,所述第一像素电极和与其对应的所述公共电极层之间的所述绝缘层的厚度不同于所述第二像素电极和与其对应的所述公共电极层之间的所述绝缘层的厚度。

9.一种显示面板,其特征在于,包括如权利要求1至8中任一项所述的阵列基板。

10.一种显示设备,其特征在于,包括如权利要求9所述的阵列基板。

技术总结
本申请公开一种阵列基板、显示面板和显示设备,包括衬底基板、多对扫描线、多条数据线、多个像素单元和多个存储电容单元,扫描线沿行方向间隔设于衬底基板上;数据线沿列方向间隔设于衬底基板上;像素单元设置在每对扫描线之间且呈矩形阵列分布,每条数据线两侧分别设有均与该条数据线连接的两列像素单元,每条数据线两侧的两个像素单元分别连接一对扫描线的两条扫描线,沿行方向,同一行多个所述像素单元中,间隔一个所述像素单元的两个所述像素单元连接至同一所述扫描线;沿列方向,相邻两列所述像素单元对应的存储电容的电容值不同。本申请提供的阵列基板可减小共用数据线导致数据信号的延迟引起的相邻像素明暗差异。

技术研发人员:杨艳娜;康报虹
受保护的技术使用者:惠科股份有限公司
技术研发日:2021.04.30
技术公布日:2021.08.03

转载请注明原文地址:https://doc.8miu.com/read-5396.html

最新回复(0)