视频解码显示方法,装置,电子设备及存储介质与流程

专利2022-05-09  92



1.本申请涉及计算机图形处理技术领域,具体地,涉及一种视频解码显示方法,装置,电子设备及存储介质。


背景技术:

2.视频解码显示是图形处理器的基本功能,大部分播放器都是使用快进动态图像专家组(fast forward moving picture experts group,ffmpeg)解码框架,ffmpeg解码框架是一套软件框架,不涉及图形处理器。在通过ffmpeg解码框架进行解码时,解码速度慢,导致视频解码显示的效率低下,并且整个过程由中央处理器执行,也导致中央处理器的使用率较高。


技术实现要素:

3.本申请实施例中提供了一种图形处理器以及视频解码显示方法,可以有效解决视频解码显示效率低下,以及中央处理器的使用率高的问题。
4.根据本申请实施例的第一个方面,提供了一种视频解码显示方法,该方法包括:获取视频数据;通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。
5.根据本申请实施例的第二个方面,提供了一种视频解码显示装置,该装置包括:视频数据获取模块,用于获取视频数据;解码模块,用于通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;地址获取模块,用于获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;显示模块,用于从所述帧存地址中读取所述解码后的视频数据,并进行显示。
6.根据本申请实施例的第三个方面,提供了一种电子设备,该电子设备包括一个或多个处理器;存储器;一个或多个应用程序,其中所述一个或多个应用程序被存储在所述存储器中并被配置为由所述一个或多个处理器执行,所述一个或多个程序配置用于执行如上述应用于电子设备的方法。
7.根据本申请实施例的第四个方面,本申请实施列提供一种计算机可读存储介质,所述计算机可读存储介质中存储有程序代码,其中,在所述程序代码运行时执行上述的方法。
8.采用本申请实施例中提供的视频解码显示方法,获取视频数据,通过ffmpeg调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。通过图形处理
器对视频数据进行解码显示,可有效提升视频解码显示效率并降低中央处理器的使用率。
附图说明
9.此处所说明的附图用来提供对本申请的进一步理解,构成本申请的一部分,本申请的示意性实施例及其说明用于解释本申请,并不构成对本申请的不当限定。在附图中:
10.图1为本申请实施例提供的图形处理器的结构框图;
11.图2为本申请一个实施例提供的视频解码显示方法的流程图;
12.图3为本申请另一个实施例提供的视频解码显示方法的流程图;
13.图4为本申请一个实施例提供的视频解码显示装置的功能模块图;
14.图5为本申请实施例提出的用于执行根据本申请实施例的视频解码显示方法的电子设备的结构框图。
具体实施方式
15.视频解码是图形处理器的基本功能,大部分的播放器都是使用快进动态图像专家组(fast forward moving picture experts group,ffmpeg)解码框架进行视频解码播放。ffmpeg框架是一套软件框架,是软件解码,解码速度慢效率低,并且整个过程由中央处理器(central processing unit,cpu)执行,使得cpu的使用率较高。
16.发明人在研究中发现,ffmpeg解码框架下的解码器接口主要有三种:ffmpeg软件解码接口avcodec,英伟达公司的vdpau接口,intel公司的vaapi接口,其中vdpau和vaapi为硬件解码器接口。
17.基于ffmpeg框架,适配第三方解码库vdpau或者vaapi可以有效提升视频解码显示效率并降低cpu的使用率。当然若是可以基于ffmpeg框架,在avcodec解码方式中,注入硬件解码器,即将ffmpeg解码框架与图形处理器的硬件解码模块对接,使得播放器通过ffmpeg最终调用硬件进行解码工作,可以加快提升视频解码显示的效率,并降低cpu的使用率。
18.针对上述问题,本申请实施例中提供了一种图形处理器以及视频解码显示方法,获取视频数据,通过ffmpeg调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。通过图形处理器对视频数据进行解码显示,可有效提升视频解码显示效率并降低cpu的使用率。
19.本申请实施例中的方案可以采用各种计算机语言实现,例如,面向对象的程序设计语言java和直译式脚本语言javascript。
20.为了使本申请实施例中的技术方案及优点更加清楚明白,以下结合附图对本申请的示例性实施例进行进一步详细的说明,显然,所描述的实施例仅是本申请的一部分实施例,而不是所有实施例的穷举。需要说明的是,在不冲突的情况下,本申请中的实施例及实施例中的特征可以相互组合。
21.请参阅图1,示出了本申请一个实施例提供的图形处理器。图形处理器(graphics processing unit,gpu)10包括硬件解码模块11,双倍速率同步动态随机存储器(double data rate synchronous dynamic random access memory,ddr sdram)12以及显示模块
13。
22.所述硬件解码模块12,用于对视频数据进行解码,并将解码后的所述视频数据存储在帧缓冲区中,即ddr sdram 12中,并输出所述解码后的视频数据在所述ddr sdram 12中的存储地址,即帧存地址。
23.所述显示模块13,用于根据所述帧存地址,从所述ddr sdram 12中读取所述解码后的视频数据,对所述解码后的视频数据进行预设处理,再将所述视频数据进行显示。
24.请参阅图2,本申请实施例提供了一种视频解码显示方法,可应用于电子设备,所述电子设备安装有gpu,可以是具有视频播放功能的智能手机,电脑等,具体的该方法可以包括以下步骤。
25.步骤110,获取视频数据。
26.电子设备中通常可以按照各种播放器,以实现视频播放功能,在进行视频播放时,通常需要获取对应的视频数据。这些视频数据可以是存储在系统内存中,因此,可以通过中央处理器(central processing unit,cpu)读取系统内存,以获取视频数据。
27.步骤120,通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中。
28.在得到所述视频数据后,可以对所述视频数据进行解码,以得到解码后的数据。在对所述视频数据进行解码时,可以是通过快进动态图像专家组(fast forward moving picture experts group,ffmpeg)调用图形处理器中的硬件解码模块,对所述视频数据进行解码。
29.其中,所述ffmpeg为一套软件框架,该框架也可以对视频数据进行解码,但是通过ffmpeg进行视频数据的解码时解码速度慢,效率低。因此,可以将所述ffmpeg与图形处理器进行对接,实现通过ffmpeg调用图形处理器中硬件解码模块,通过所述硬件解码模块对所述视频数据进行解码。
30.可以是编译的硬件解码库,所述硬件解码库包括硬件解码器,所述硬件解码器工作于图像处理中的硬件解码模块上;将所述硬件解码器注册到ffmpeg的解码器列表;调用所述硬件解码器对所述视频数据进行解码,得到解码后的视频数据;将所述解码后的视频数据存储在图形处理器中的帧缓冲区中。
31.硬件解码库中的硬件解码器为工作在图形处理器的硬件解码模块上的,将该硬件解码器注册到ffmpeg的解码器列表中,在需要对视频解码时,可以先对所述硬件解码库进行编译,与ffmpeg软件库独立开,便于管理。编译后的硬件解码库存放在系统目录中,可以从系统目录中加载对应的硬件解码库,将所述硬件解码器注册到ffmpeg的解码器列表上,从而可以在所述解码器列表中调用所述硬件解码器进行解码,即使用图形处理器对所述视频数据进行解码。
32.在使用所述图形处理器对所述视频数据进行解码后,可以将解码后的视频数据存储在图形处理器的帧缓冲区中。
33.步骤130,获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址。
34.在通过ffmpeg调用图形处理器中的硬件解码模块对所述视频数据进行解码后,解码后的视频数据存放在图形处理器中的帧缓冲区中。所述图形处理器可以将帧存地址,即解码后的视频数据在帧缓冲区中的位置返回给ffmpeg,从而可以获取到解码后的视频数据
的帧存地址。
35.步骤140,从所述帧存地址中读取所述解码后的视频数据,并进行显示。
36.在获得所述帧存地址后,可以从所述帧存地址中读取所述解码后的视频数据,对所述视频数据进行显示。具体的,可以是调用图形处理器的显示模块,从所述帧存地址中读取解码后的视频数据,对所述解码后的视频数据进行预设处理,再进行显示。通常,若要显示所述视频数据,则需要将所述视频数据拷贝到显示帧存中,等待屏幕刷新将所述视频数据显示在显示屏幕上。因此,所述显示模块可以将预设处理后的视频数据拷贝到显示帧存中,等待屏幕刷新时,进行显示。
37.本申请实施例提供的视频解码显示方法,获取视频数据,通过ffmpeg调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。通过图形处理器对视频数据进行解码显示,可有效提升视频解码显示效率并降低cpu的使用率。
38.请参阅图3,本申请实施例提供了一种视频解码显示方法,在前述实施例的基础上,重点描述了解码显示的过程,具体的该方法可以包括以下步骤。
39.步骤210,获取视频数据。
40.步骤210可参照前述实施例对应部分,在此不再赘述。
41.步骤220,编译硬件解码库,所述硬件解码库包括硬件解码器,所述硬件解码器工作于图形处理器中的硬件解码模块上。
42.硬件解码库中包括硬件解码器,在所述硬件解码库中的硬件解码器为工作在gpu的硬件解码模块上。具体的,所述硬件解码器以是avcodec ff_h264_mwv_decoder以及avcodec ff_mpeg4_mwv_decoder,当然,所述硬件解码器还可以是其他工作在gpu的硬件解码模块上的解码器,可以根据实际的需要进行设置,在此不做具体限定。
43.在ffmpeg中,具有软件库,编译硬件解码库可以将硬件模块与ffmpeg软件库独立开来,便于区分和管理。
44.步骤230,将所述硬件解码器注册到快进动态图像专家组的解码器列表。
45.在对所述硬件解码库进行编译之后,可以将所述硬件解码库中的硬件解码器注册到ffmpeg的解码器列表,实现通过ffmpeg调用所述硬件解码器。可以是利用解码器注册函数将所述硬件解码器注册到ffmpeg的解码器列表。
46.具体的,可以是在ffmpeg开源代码allcodecs.c中解码器注册函数avcodec_register_all中将硬件解码库中的硬件解码器注册进ffmpeg的解码器列表。从而前述两个硬件解码器均可以注册进ffmpeg的解码器列表,以供后续使用。
47.步骤240,调用所述硬件解码器对所述视频数据进行解码,得到解码后的视频数据。
48.在电子设备上的应用程序需要对所述视频数据进行解码时,可以获取所述视频数据的码流格式。在此之前,可以对所述视频数据进行解复用。需要说明的是,视频数据一般情况下是将音视频的基本码流交织的通过某种规则放在一起,这种规则就是容器规则。解复用就是将音视频的基本码流从容器中剥离出来。视频数据通过解复用通常可以分为视频部分和音频部分,不同部分的数据需要不同的解码器进行解码。
49.在对所述视频数据解复用之后,可以获取到不同部分的视频数据对应的码流格式;根据所述码流格式确定对应的硬件解码器;利用确定的所述编码器将视频数据解码为yuv数据。
50.步骤250,将所述解码后的视频数据存储在图形处理器中的帧缓冲区中。
51.在将所述视频数据解码后,得到yvu数据,可以将所述yiv数据存储在图形处理器中的帧缓冲区中,即将yuv数据存储在ddr sdram中。
52.步骤260,获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址。
53.所述gpu的硬件解码模块在将所述视频数据解码为yuv数据之后,可以返回帧存地址给所述应用程序。也就是说,应用程序通过ffmpeg调用gpu的硬件解码模块将视频数据解码为yuv数据之后,得到存储所述yuv数据的存储地址。
54.步骤270,从所述帧存地址中读取所述解码后的视频数据,并进行显示。
55.在得到所述yuv数据的帧存地址后,可以调用gpu的显示模块,根据所述帧存地址从所述ddr sdram中读取所述yuv数据;通过所述显示模块对所述yuv数据进行预设处理,并拷贝到显示帧存中进行显示。
56.在所述显示模块根据所述帧存地址读取到所述yuv数据时,可以对所述yuv数据进行预设处理。所述预设处理可以是颜色空间转换,缩放,旋转等处理。
57.在一些实施方式中,可以是将所述yuv数据转换为rgb数据,yuv数据和rgb数据都是图像,视频帧的数据格式。yuv中的y,相当于灰度的“亮度”分量,uv为两个“色度”分量,其中u为蓝色投影,v为红色投影。
58.在一些实施方式中,可以是对所述yuv数据进行缩放,旋转等处理,以适配显示窗口的显示。具体的,可以是获取显示所述视频数据的显示区域的大小等参数,根据这些参数对所述yuv数据进行缩放,旋转处理。
59.通常,若要显示所述视频数据,则需要将所述视频数据拷贝到显示帧存中,等待屏幕刷新将所述视频数据显示在显示屏幕上。在显示模块对所述yuv数据进行预设处理后,此时预设处理后的数据仍然在所述ddr sdram中,为了显示所述视频数据,所述显示模块可以将预设处理后的yuv数据拷贝到显示帧存中,等待屏幕刷新时,进行显示。
60.本申请实施例提供的视频解码显示方法,编译硬件解码库,并将所述硬件解码库中的硬件解码器注册到ffmpeg的解码器列表,其中,所述硬件解码器工作在gpu的硬件解码模块上,从而在进行视频解码显示时,可以通过ffmpeg调用gpu进行视频解码显示,可有效提升视频解码显示效率并降低cpu的使用率。
61.下面将以一个具体的实例来说明整个视频解码显示过程。
62.电子设备中安装有播放器,播放器用于进行视频播放,在用户操作所述电子设备使用播放器进行视频播放时,播放器可以获取到对应的视频数据,在获取到所述视频数据后,可以对所述视频数据解复用,得到不同部分的视频数据。进而,可以对所述不同部分的视频数据进行解码,在解码时,播放器对硬件解码库进行解码,保存在系统目录中,加载所述系统目标,将硬件解码库中的硬件解码器注册到ffmpeg的解码器列表。根据视频数据的码流格式选择不同的硬件解码器将所述视频数据解码为yuv数据。
63.需要说明的是,由于所述硬件解码器工作在gpu的硬件解码模块上,因此,播放器是通过ffmpeg调用了gpu将所述视频数据解码为yuv数据。
64.所述gpu的硬件解码模块将解码得到的yuv数据存储在ddr sdram中,并返回存储所述yuv数据的存储地址,即帧存地址给播放器。所述播放器在得到所述帧存地址后,可以通过播放器的输出模块调用gpu的显示模块,读取所述帧存地址中的yuv数据,根据显示屏的显示参数等,对所述yuv数据进行预设处理后,再将预设处理后的视频数据拷贝到显示帧存中,等待屏幕刷新时,将所述视频数据显示在电子设备的显示屏中,从而,实现了对所述视频数据的解码显示。此时,电子设备上即可以播放对应的视频数据。
65.请参阅图4,本申请实施例提供了一种视频解码显示装置300,可应用于电子设备,所述视频解码显示装置300包括视频数据获取模块310,解码模块320,地址获取模块330,以及显示模块340。所述视频数据获取模块310,用于获取视频数据;所述解码模块320,用于通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;所述地址获取模块330,用于获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;所述显示模块340,用于从所述帧存地址中读取所述解码后的视频数据,并进行显示。
66.进一步的,所述解码模块320还用于编译硬件解码库,所述硬件解码库包括硬件解码器,所述硬件解码器工作于图形处理器中的硬件解码模块上;将所述硬件解码器注册到快进动态图像专家组的解码器列表;调用所述硬件解码器对所述视频数据进行解码,得到解码后的视频数据;将所述解码后的视频数据存储在图形处理器中的帧缓冲区中。
67.进一步的,所述解码模块320还用于利用解码器注册函数将所述硬件解码器注册到快进动态图像专家组的解码器列表。
68.进一步的,所述硬件解码器包括:avcodec ff_h264_mwv_decoder以及avcodec ff_mpeg4_mwv_decoder。
69.进一步的,所述解码模块320还用于获取所述视频数据的码流格式;根据所述码流格式确定对应的硬件解码器;利用确定的所述硬件编码器将所述视频数据解码为yuv数据。
70.进一步的,所述显示模块340还用于调用图形处理器的显示模块,根据所述帧存地址读取所述yuv数据;通过所述显示模块对所述yuv数据进行预设处理,并拷贝到显示帧存中进行显示。
71.进一步的,所述预设处理包括下述的一个或多个:颜色空间转换、缩放、旋转。
72.本申请实施例提供的视频解码显示装置,获取视频数据,通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。通过图形处理器对视频数据进行解码显示,可有效提升视频解码显示效率并降低cpu的使用率。
73.要说明的是,所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
74.请参阅图5,本申请实施例提供了一种电子设备的结构框图,该电子设备400包括处理器410以及存储器420以及一个或多个应用程序,其中所述一个或多个应用程序被存储在所述存储器420中并被配置为由所述一个或多个处理器410执行,所述一个或多个程序配置用于执行上述视频解码显示的方法。
75.该电子设备400可以是智能手机、平板电脑、电子书等能够运行应用程序的终端设
备,还可以是服务器。本申请中的电子设备400可以包括一个或多个如下部件:处理器410、存储器420、以及一个或多个应用程序,其中一个或多个应用程序可以被存储在存储器420中并被配置为由一个或多个处理器410执行,一个或多个程序配置用于执行如前述方法实施例所描述的方法。
76.处理器410可以包括一个或者多个处理核。处理器410利用各种接口和线路连接整个电子设备400内的各个部分,通过运行或执行存储在存储器420内的指令、程序、代码集或指令集,以及调用存储在存储器420内的数据,执行电子设备400的各种功能和处理数据。可选地,处理器410可以采用数字信号处理(digital signal processing,dsp)、现场可编程门阵列(field-programmable gate array,fpga)、可编程逻辑阵列(programmable logic array,pla)中的至少一种硬件形式来实现。处理器410可集成中央处理器(central processing unit,cpu)、图形处理器(graphics processing unit,gpu)和调制解调器等中的一种或几种的组合。其中,cpu主要处理操作系统、用户界面和应用程序等;gpu用于负责显示内容的渲染和绘制;调制解调器用于处理无线通信。可以理解的是,上述调制解调器也可以不集成到处理器410中,单独通过一块通信芯片进行实现。
77.存储器420可以包括随机存储器(random access memory,ram),也可以包括只读存储器(read

only memory)。存储器420可用于存储指令、程序、代码、代码集或指令集。存储器420可包括存储程序区和存储数据区,其中,存储程序区可存储用于实现操作系统的指令、用于实现至少一个功能的指令(比如触控功能、声音播放功能、图像播放功能等)、用于实现下述各个方法实施例的指令等。存储数据区还可以存储电子设备400在使用中所创建的数据(比如电话本、音视频数据、聊天记录数据)等。
78.本申请实施例提供的电子设备,获取视频数据;根据视频窗口的参数,对所述视频数据进行解码,并将解码后的所述视频数据存储在双倍速率同步动态随机存储器中;将所述双倍速率同步动态随机存储器中的解码后的所述视频数据,拷贝至所述视频窗口,并输出到显示设备进行显示。利用gpu执行视频解码,拷贝解码后的视频数据到视频窗口以及输出显示都由图形处理器执行,可有效减小中央处理器的使用率,也减小了数据处理以及数据拷贝传输时间,提升了视频解码显示的效率。
79.本领域内的技术人员应明白,本申请的实施例可提供为方法、系统、或计算机程序产品。因此,本申请可采用完全硬件实施例、完全软件实施例、或结合软件和硬件方面的实施例的形式。而且,本申请可采用在一个或多个其中包含有计算机可用程序代码的计算机可用存储介质(包括但不限于磁盘存储器、cd

rom、光学存储器等)上实施的计算机程序产品的形式。
80.本申请是参照根据本申请实施例的方法、设备(系统)、和计算机程序产品的流程图和/或方框图来描述的。应理解可由计算机程序指令实现流程图和/或方框图中的每一流程和/或方框、以及流程图和/或方框图中的流程和/或方框的结合。可提供这些计算机程序指令到通用计算机、专用计算机、嵌入式处理机或其他可编程数据处理设备的处理器以产生一个机器,使得通过计算机或其他可编程数据处理设备的处理器执行的指令产生用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的装置。
81.这些计算机程序指令也可存储在能引导计算机或其他可编程数据处理设备以特定方式工作的计算机可读存储器中,使得存储在该计算机可读存储器中的指令产生包括指
令装置的制造品,该指令装置实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能。
82.这些计算机程序指令也可装载到计算机或其他可编程数据处理设备上,使得在计算机或其他可编程设备上执行一系列操作步骤以产生计算机实现的处理,从而在计算机或其他可编程设备上执行的指令提供用于实现在流程图一个流程或多个流程和/或方框图一个方框或多个方框中指定的功能的步骤。
83.尽管已描述了本申请的优选实施例,但本领域内的技术人员一旦得知了基本创造性概念,则可对这些实施例作出另外的变更和修改。所以,所附权利要求意欲解释为包括优选实施例以及落入本申请范围的所有变更和修改。
84.显然,本领域的技术人员可以对本申请进行各种改动和变型而不脱离本申请的精神和范围。这样,倘若本申请的这些修改和变型属于本申请权利要求及其等同技术的范围之内,则本申请也意图包含这些改动和变型在内。

技术特征:
1.一种视频解码显示方法,其特征在于,所述方法包括:获取视频数据;通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。2.根据权利要求1所述的方法,其特征在于,所述通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中,包括:编译硬件解码库,所述硬件解码库包括硬件解码器,所述硬件解码器工作于图形处理器中的硬件解码模块上;将所述硬件解码器注册到快进动态图像专家组的解码器列表;调用所述硬件解码器对所述视频数据进行解码,得到解码后的视频数据;将所述解码后的视频数据存储在图形处理器中的帧缓冲区中。3.根据权利要求2所述的方法,其特征在于,所述将所述硬件解码器注册到快进动态图像专家组的解码器列表,包括:利用解码器注册函数将所述硬件解码器注册到快进动态图像专家组的解码器列表。4.根据权利要求3所述的方法,其特征在于,所述硬件解码器包括:avcodec ff_h264_mwv_decoder以及avcodec ff_mpeg4_mwv_decoder。5.根据权利要求2所述的方法,其特征在于,所述调用所述硬件解码器对所述视频数据进行解码,得到解码后的视频数据,包括:获取所述视频数据的码流格式;根据所述码流格式确定对应的硬件解码器;利用确定的所述硬件编码器将所述视频数据解码为yuv数据。6.根据权利要求5所述的方法,其特征在于,所述从所述帧存地址中读取所述解码后的视频数据,并进行显示,包括:调用图形处理器的显示模块,根据所述帧存地址读取所述yuv数据;通过所述显示模块对所述yuv数据进行预设处理,并拷贝到显示帧存中进行显示。7.根据权利要求6所述的方法,其特征在于,所述预设处理包括下述的一个或多个:颜色空间转换、缩放、旋转。8.一种视频解码显示装置,其特征在于,所述装置包括:视频数据获取模块,用于获取视频数据;解码模块,用于通过快进动态图像专家组调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;地址获取模块,用于获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;显示模块,用于从所述帧存地址中读取所述解码后的视频数据,并进行显示。9.一种电子设备,其特征在于,所述电子设备包括:一个或多个处理器;
存储器,与所述一个或多个处理器电连接;一个或多个应用程序,其中所述一个或多个应用程序被存储在所述存储器中并被配置为由所述一个或多个处理器执行,所述一个或多个应用程序配置用于执行如权利要求1至7任一项所述的方法。10.一种计算机可读取存储介质,其特征在于,所述计算机可读取存储介质中存储有程序代码,所述程序代码可被处理器调用执行如权利要求1至7任一项所述的方法。
技术总结
本申请实施例中提供了一种视频解码显示方法,装置,电子设备及存储介质,该视频解码显示方法包括:获取视频数据,通过Ffmpeg调用图形处理器中的硬件解码模块,对所述视频数据进行解码,并将解码后的所述视频数据存储在图形处理器中的帧缓冲区中;获取解码后的视频数据在所述图形处理器中的帧缓冲区中的帧存地址;从所述帧存地址中读取所述解码后的视频数据,并进行显示。通过图形处理器对视频数据进行解码显示,可有效提升视频解码显示效率并降低CPU的使用率。CPU的使用率。CPU的使用率。


技术研发人员:敬念 邓智鸿
受保护的技术使用者:长沙景美集成电路设计有限公司
技术研发日:2021.03.02
技术公布日:2021/6/29

转载请注明原文地址:https://doc.8miu.com/read-7097.html

最新回复(0)